Проекты Altera Quartus II для платы Марсоход
- 1. Архитектура ПЛИС (FPGA)
- (Разное)
- FPGA – это сокращение от английского словосочетания Field Programmable Gate Array. ПЛИС – это сокращение от словосочетания «Программируемая Логическая Интегральная Схема». ...
- Создано 20 Январь 2014
- 2. Исходный код тестбенча для мПЛИС (проект ПЛИС внутри ПЛИС)
- (Исходный код)
- //testbench for mini_cpld module test; //64 bytes array used for cpld image reg [7:0] value[0:63]; integer i,j,a,b,c; ...
- Создано 20 Июнь 2011
- 3. Исходный код ПЛИС внутри ПЛИС
- (Исходный код)
- //serially programmable look-up table module lut( input wire ldclk, //clock used for image loading input wire ldi, ...
- Создано 20 Июнь 2011
- 4. ПЛИС внутри ПЛИС
- (Проекты Altera Quartus II для платы Марсоход)
- Я хочу рассказать о своем новом проекте для платы Марсоход. Я попытался сделать проект своей маленькой ПЛИС, написать этот проект на Verilog и реально запустить его внутри настоящей ПЛИС. Наверное ...
- Создано 19 Июнь 2011
- 5. ПЛИС внутри ПЛИС
- (Комментарии)
- на марсоходе можно реализовать мааааленький forth, тогда в марсоходе можно сделать ide для плис внутри плис 8) ...
- Создано 06 Июль 2011
Подробнее...