Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

ПЛИС Анонс новой платы Verilator windbg ядро Linux Forth Идея сайта ROSH 2010 FPGA debug ДНК робот Verilog WebServer HTTP-GET преобразователь уровней Amber USBTerm MAX10 Катамаран ModelSim CORE апроксимация многочленом clock domain радио JTAG VHDL асинхронный сброс счетчик Cyclone III USB устройство USB function Передаем Ethernet-пакет Атака синхронный сброс система на кристалле видео игра Теннис Altera ПЛИС make dep Астротрекер Введение в Verilog Пятый урок CRC32 пила Волк-Коза-Капуста первый вариант которые меня беспокоили видеоигра НАЧАЛО мышь

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

     
  • Симуляция проектов в Quartus Prime v20.1 через редактор Waveform

    topazaykv 12.12.2020 09:21
    Спасибо большое! Такую же ошибку словил)

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Результат поиска: найдено 31 объектов.

Совпадение
Ограничение области поиска
1. Дополнение к проекту измерителя временных задержек
(Разное)
...  это работает, теперь не нужно выбирать странные частоты, а можно просто поставить 100МГц, но Fvco будет 1300MHz. При этом разрешение по фазе получается 96,15 пикосекунд. 2) Исправил баг в Verilog программе ...
Создано 19 апреля 2017
2. Точное измерение интервалов времени с помощью ПЛИС
(Проекты Intel Quartus Prime для платы Марсоход3)
  Предположим есть задача - измерить время распространения сигнала в линии задержки, как на рисунке выше. Самый простой и очевидный способ измерения требует высокой частоты проекта. Период тактовой ...
Создано 17 апреля 2017
3. Передача видео кадров в плату Марсоход3
(Проекты Intel Quartus Prime для платы Марсоход3)
... неверная запись во фрейм буффер, во-вторых, во время записи иногда неверно читались данные из фреймбуффера. Последний баг приводил к неприятным мерцаниям во время загрузки изображения на экран. Следующее ...
Создано 18 января 2016
4. Использование скриптов TCL для управления проектами Quartus II
(Проекты Altera Quartus II для платы Марсоход)
... А, ну этот баг уже починили! Вам нужно перешить устройство". Я не знаю, как устройство отображает информацию о текущей версии прошивки, может у устройства дисплей есть или последовательный порт для подключения ...
Создано 17 мая 2015
5. Артефакты разработчика
(Разное)
... отладки ARM программ Lauterbach. Вот как-то не отложилось в памяти. Помню использовали некоторое время для дебага ядра Linux в тех же ST-шных платах. Помню, что стоила эта штука каких-то странных нереальных ...
Создано 12 июля 2014
6. Графический дизайн или текст Verilog/VHDL?
(Разное)
... он или плох - выбора нет, он такой как есть, со всеми его плюсами или минусами. Даже если там есть баги или странности - смиритесь. Вы не можете использовать другой редактор схем, так как Quartus II использует ...
Создано 30 мая 2013
7. Спектр сигнала
(Разное)
... передачи сигнала на расстояние. PS: это мой первый опыт создания интерактивных online программ (с использованием языка Javascript). Так что возможны глюки и  баги программ. Надеюсь мы сможем их оперативно ...
Создано 01 мая 2013
8. Новая версия драйвера программатора MBFTDI к среде Altera Quartus II
(Разное)
... Тем не менее: 1) Исправлены баги работы программатора с Quartus II v12.1 в 64-х битной WIndows 7. 2) Изменено название драйвера (чтобы облегчить определение его типа). Теперь название DLL включает ...
Создано 30 января 2013
9. Amber ARM впервые работает на плате Марсоход2!
(ARM System-on-Chip)
... утверждать, что это именно баг компилятора Quartus II, возможно есть какие-то тонкости или неопределенности в стандарте языка Verilog. Я не являюсь досконольным знатоком спецификации Verilog. Все, что ...
Создано 25 сентября 2012
10. Симуляция MAX II UFM в ModelSim
(Разное)
... квартусом ( через пункты меню Processing => Start Compilation ). Странно, но проект не откомпилировался. Видимо случился один из багов самого Quartus II. При преобразовании схемы в файл верилога он сгенерировал ...
Создано 30 июля 2012
11. Очередная версия программы mbftdi
(Разное)
...    Конечно, скорее всего, дело не в железе программатора, а в интерпретации SVF файла, который генерирует для чипа Altera Quartus II. Проведя несколько дней с дебагом, мы поняли, что необходимо ...
Создано 10 декабря 2011
12. Вышла новая версия Altera Quartus II v11
(Разное)
...  Честно говоря, все выше перечисленное меня сейчас не очень заинтересовало. Меня больше интересует были ли исправлены хотя бы некоторые из многочисленных багов 10-й версии. Вот поэтому я и поставил себ ...
Создано 13 мая 2011
13. USB кабель к плате Марсоход
(Разное)
... платы Марсоход: Ну и напоследок хочу заметить, что у нас на сайте уже несколько проектов USB. Мы их пытаемся улучшать по мере возможности, исправлять возможные баги. Желательно для ваших экспериментов ...
Создано 27 декабря 2010
14. Симуляция проекта с помощью Icarus-Verilog
(Разное)
...  любой программе возможны баги. Разработчик может думать, что он все сделал правильно и просимулировал и увидел результат какой хотел, но на самом деле проект может остаться неработоспособным  Но не нужн ...
Создано 28 ноября 2010
15. Пошаговая инструкция для Quartus II: Симуляция проекта
(Intel Quartus Prime)
... проект, как и программный, может содержать ошибки, баги. Чем больше отсимулируете, тем больше уверенности, что критических ошибок в проекте нет. Шаг 30. Нужно задать тип симуляции. Зайдите в ...
Создано 10 августа 2010
16. Verilog HDL, Часть 1, главы 1.1 и 1.2
(Разное)
...  выявить баги в функциональности уже на ранних стадиях разработки.  1.2 Необходимость HDLs (Hardware Design Language). Длительное время языки программирования такие как FORTRAN, Pascal, C использовалис ...
Создано 16 марта 2010
17. Пошаговая инструкция: создаем проект Quartus II
(Комментарии)
я думаю это просто баг в квартусе. ...
Создано 15 января 2015
18. Пошаговая инструкция: создаем проект Quartus II
(Комментарии)
Ребята, когда даёте советы, пишите очень подробно алгоритм действий, пожалуйста. LPT к JTAG подсоединён верно, сейчас аккуратно подпаяны проводки LPT прямо на штырьки разъёма. Проблема та же -
Создано 16 января 2011
19. Пошаговая инструкция: создаем проект Quartus II
(Комментарии)
Нажимаем AutoDetect и видим MessageBox: Unable to scan device chain. Can't scan JTAG chain. Do you want to open the JTAG Chain Debugger to troubleshoot the JTAG chain? Нажимаем Да, открывается дебаггер ...
Создано 15 января 2011
20. Пошаговая инструкция: создаем проект Quartus II
(Комментарии)
... ть дебагер. Если получится, внимательно почитай что он пишет. Попробуй позамыкать TDO на землю. ...
Создано 14 января 2011
  • В начало
  • Назад
  • 1
  • 2
  • Вперёд
  • В конец

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

Altera decoder Зажигаем ёлку! спектр MPSSE Pi-zero Scratch flip-flop косинус always SDRAM видеоигра VSMF главы 1 1 и 1 симулятор Plastic Optical Fiber USB function триггер instruction set Cyclone 10LP SL4A AMBER ARM v2a цифровая логика патч Linux Quartus II тестбенч точка останова WEB интерфейс CPLD state machine Демультиплексор Verilator шаговый двигатель Марсоход3 Тестбенч приемника USB VHDL симуляция примеры проектов altera Amber raspberry PI3 testbench UsbBlaster Отладка Немного самолетов Апгрейд Подмосковных вечеров Verilog FM радио

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

     
  • Симуляция проектов в Quartus Prime v20.1 через редактор Waveform

    topazaykv 12.12.2020 09:21
    Спасибо большое! Такую же ошибку словил)

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама