Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект Марсоход2
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

Quartus Value Change Dump File Verilog HDL windbg мультиплексор FPGA Virtual JTAG MAX II VSMF Воспроизведение звука Icarus Verilog Передаем Ethernet-пакет global clock Sourcery марсоход2 Марсоход2 10M02 PCAD ModelSim Quartus II project Icarus marble machine спектр Verilog примеры Life Game Игрушка raspberry PI3 video game Tennis Verilog тестбенч КИХ фильтр на Verilog инерциоид 3D дисплей машинка Altera датчик MS Visual Studio финал Linux анимация игрушки Quartus II теннис Модель фуникулера скрипт типы сигналов USB приемник FPGA проект Новый Quartus Prime v17 FIFO декодер

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Leila 17.01.2021 15:56
    Hi there excellent website! Does running a blog similar to this require a great deal of work? I've ...

    Подробнее...

     
  • Новый Quartus II v 14.0

    Annetta 17.01.2021 03:15
    does [censored] work multiple attempts [censored] professional no perscription coupon for [censored] ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Результат поиска: найдено 14 объектов.

Совпадение
Ограничение области поиска
1. Декодер, демультиплексор, дешифратор ...
(Разное)
... такими понятиями, как дешифратор, декодер или демультиплексор. Все эти понятия пришли из схемотехники или даже из дискретной логики. Когда-то давным давно выпускались отдельные микросхемы типа SN74155N ...
Создано 28 ноября 2011
2. Декодер ...
(Язык описания аппаратуры Verilog HDL)
Декодер - устройство, преобразующее двоичный код в позиционный код. Рассмотрим полный декодер. Если входных линий декодера N, то выходных линий будет 2^N. например, декодер с тремя входными линиями имее ...
Создано 28 ноября 2011
3. Простые советы по стилю Verilog
(Разное)
... функции – это всякие простые И, ИЛИ, НЕТ, исключающее или. Еще сумматоры, вычитатели, сравниватели, мультиплексоры, декодеры. Вот их все в wire и с помощью assign и описываем. Любую комбинационную функцию ...
Создано 18 октября 2013
4. Демультиплексор
(Язык описания аппаратуры Verilog HDL)
... себя точно, как декодер. Если же входной сигнал - это ноль, то не зависимо от значения селекторов, на всех выходах будет ноль. Демультиплексор можно рассматривать как частный случай дешифратора, если ...
Создано 05 декабря 2011
5. Дешифратор
(Язык описания аппаратуры Verilog HDL)
... лучившаяся схема как бы состоит из декодера и из семи логических элементов ИЛИ. Эти логические элементы ИЛИ показывают какой сегмент индикатора каким символам принадлежит. Конечно, не нужно думать, что комп ...
Создано 01 декабря 2011
6. Мультиплексор
(Язык описания аппаратуры Verilog HDL)
...  case в Altera RTLViewer выглядит несколько иначе: Тем не менее, логика работы остается абсолютно такой же. На самом деле на этой картинке изображен декодер один-к-двум и только один из его выходо ...
Создано 19 апреля 2011
7. Странная идея
(Комментарии)
... фронтами конвейера видимо очень велика. Вот интересно что является в этой системе последнее наиболее длинное по задержке звено? Кеш-память из которой инструкция поступает в декодер или как думаете Вы невозможность ...
Создано 12 ноября 2010
8. Декодер ...
(Комментарии)
Описать на Verilog схему 7-сегментного декодера ...
Создано 30 марта 2020
9. Декодер ...
(Комментарии)
Прошу прощения, не найду описания, как в декодере на определенный вывод выдать лог 1, при совпадении комбинации по входу. ...
Создано 10 ноября 2019
10. Декодер, демультиплексор, дешифратор ...
(Комментарии)
Касательно декодеров - это уже IMHO, касается СЛОЖНЫХ кодированных сигналов, например вытаскивание непосредственно кода из COM-порта (вспомним, туда можно добавить бит чётности, старт-стоп и ещё чего-то). ...
Создано 01 марта 2012
11. Декодер, демультиплексор, дешифратор ...
(Комментарии)
посмотрим внимательно умные книжки и обнаруживаем, что "декодеров" в отечественной литературе (применительно к мсх низкой интеграции) не было! Были только Шифраторы/дешиф раторы, мультиплексоры/ демультиплексор ...
Создано 01 марта 2012
12. Декодер, демультиплексор, дешифратор ...
(Комментарии)
А помоему правильнее будет так: Декодер - устройство преобразующее один код в другой (например двоичный код в двоично-десятич ный код). Дешифратор - частный случай декодера. Демультиплексор - устройство, ...
Создано 28 ноября 2011
13. Виртуальные светодиоды и 7-ми сегментный индикатор
(Комментарии)
Внутренней памяти ПЛИС будет маловато. Но если использовать внешнюю память SDRAM то фреймбуффер можно сделать, как в этом проекте например: https://marsohod.org/projects/proekty-dlya-platy-marsokhod3/
Создано 22 ноября 2017
14. Виртуальные светодиоды и 7-ми сегментный индикатор
(Комментарии)
... попиксельно выдавать на вход декодера? Если да, то возможна ли реализация такого фрейм-буфера внутри встроенной памяти ПЛИС при таком разрешении кадра или ее будет недостаточно? ...
Создано 22 ноября 2017

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект Марсоход2
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

branch Передаем Ethernet-пакет ARM core Музыка FORTH ПЛИС Altera FPGA Генератор DipTrace терминал VT100 тестбенч testbench печатная плата Altera Sourcery USB дескрипторы Quartus Prime Verilog System Tasks Verilog не реклама FIFO Марсоход2 и Марсоход3 клеточный автомат Питание платы Марсоход always gray counter Cyclone IV Altera Quartus II троичная логика bin counter усилитель микроконтроллер ПЛИС SignalTap симулятор Python Verilog Gotchas iverilog сенсор CPLD Модель фуникулера процессор плата Марсоход программатор MBFTDI Часики Плата Марсоход2bis Фильтр FT4232 Verilog HDL Машина мыльных пузырей

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Leila 17.01.2021 15:56
    Hi there excellent website! Does running a blog similar to this require a great deal of work? I've ...

    Подробнее...

     
  • Новый Quartus II v 14.0

    Annetta 17.01.2021 03:15
    does [censored] work multiple attempts [censored] professional no perscription coupon for [censored] ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама