Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

Pi-Zero Игра Жизнь внутри ПЛИС Amber FIFO Altera VHDL Первый неудачный запуск Linux в SoC Amber testbench AMBER ARM v2a Quartus II симуляция Icarus Verilog driver ПЛИС SDRAM time-to-digital FTDI2232HL Bitbang mode Музыка async FIFO iverilog Verilog web server JTAG Тестбенч приемника USB сигнал АМ радиопередатчик Marsohod2 уроки Altera Quartus II косинус Google voice recognition API ИК пульт Майнер с алгоритмом Blake Marsohod2RPI Осторожненько Icarus Verilog ds18b20 Передаем Ethernet-пакет dumpvars автомат Мура FPGA Cyclone IV TAP Controller bblpt Cyclone III Марсоход2 расчет фильтра 7-segment USB host Verilog примеры HC-SR04

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Leila 17.01.2021 15:56
    Hi there excellent website! Does running a blog similar to this require a great deal of work? I've ...

    Подробнее...

     
  • Новый Quartus II v 14.0

    Annetta 17.01.2021 03:15
    does [censored] work multiple attempts [censored] professional no perscription coupon for [censored] ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Язык описания аппаратуры Verilog HDL

Результат поиска: найдено 35 объектов.

Совпадение
Ограничение области поиска
1. Демультиплексор ...
(Язык описания аппаратуры Verilog HDL)
Демультиплексор выполняет функцию обратную мультиплексору - "подключает" входной сигнал к нужному выходному, номер которого задается селектором. Если входной сигнал - логическая единица, то он ведет ...
Создано 05 декабря 2011
2. Декодер, демультиплексор, дешифратор ...
(Разное)
На разных форумах по электронике иногда вижу люди задают вопрос: "Как реализовать демультиплексор на Verilog?" Честно говоря, я думаю, что программируя на Verilog HDL врядли вы будете прямо оперировать ...
Создано 28 ноября 2011
3. Мультиплексор ...
(Язык описания аппаратуры Verilog HDL)
Вот что написано в Википедии: "Mультиплексор — устройство, имеющее несколько сигнальных входов, один или более управляющих входов и один выход. Мультиплексор позволяет передать сигнал с одного из входо ...
Создано 19 апреля 2011
4. Симуляция usbhost контроллера
(FPGA & Verilog блог)
... команды с указанием количества последующих данных. На рисунке показан мультиплексор, который позволяет в выходное фифо записать либо байт-команду состояние линий USB по команде CMD_GET_LINES, либо ...
Создано 18 марта 2020
5. Yosys Open SYnthesis Suite
(Разное)
Понадобилось мне средство создания схемы из Verilog файла. Самый понятный способ для меня - это использования самого Intel Quartus. В среде квартуса после компиляции проекта, а именно, после анализа ...
Создано 14 октября 2018
6. Verilog State Machine Framework
(Проекты Intel Quartus Prime для платы Марсоход3)
Рискну предложить почтенной публике мое новейшее "изобретение": VSMF, Verilog State Machine Framework. Я делаю его для одного из наших внутренних проектов. Пока это не полностью завершенная работа, ...
Создано 24 октября 2015
7. Реализация HDMI в ПЛИС
(Проекты Intel Quartus Prime для платы Марсоход3)
... , выходы которых подключены к паду через мультиплексор. Практически, это уже встроенный в каждый пин сериалайзер 2х1. Это простое техническое решение позволяет повысить битрейт на выходной ножке относитель ...
Создано 19 августа 2015
8. Нестабильность проектов ПЛИС
(Разное)
... сумматоры, вычитатели, умножители, мультиплексоры, дешифраторы и всякое другое. Выход логической функции зависит только от сигналов на входах. Внутри логической функции нет запоминающих элементов. Вычисление ...
Создано 22 апреля 2015
9. Архитектура ПЛИС (FPGA)
(Разное)
... соединяющими дорожками и позже не могут быть изменены. Нет никаких регистров для временного хранения прошивки. Здесь нет программируемых переключателей, мультиплексоров, как в FPGA других типов. Ну микросхемы ...
Создано 20 января 2014
10. Простые советы по стилю Verilog
(Разное)
... функции – это всякие простые И, ИЛИ, НЕТ, исключающее или. Еще сумматоры, вычитатели, сравниватели, мультиплексоры, декодеры. Вот их все в wire и с помощью assign и описываем. Любую комбинационную функцию ...
Создано 18 октября 2013
11. Сбор данных от датчиков на плате Марсоход2
(Проекты Altera Quartus II для платы Марсоход2)
 Сейчас в моде всякие системы типа «умный дом». Предполагается, что дом или квартира или другое помещение напичканы разными датчиками и сенсорами. Информация от датчиков должна поступать в центр принятия ...
Создано 08 октября 2013
12. FM радио передатчик из платы Марсоход2
(Проекты Altera Quartus II для платы Марсоход2)
7 мая (25 апреля по старому стилю) 1895 года на заседании Русского физико-химического общества российский физик Александр Степанович Попов выступил с докладом и демонстрацией созданного им первого в мире ...
Создано 06 мая 2013
13. Проект-исследование счетчика на DET Flip-Flop
(Проекты Altera Quartus II для платы Марсоход2)
Как известно, все цифровые схемы строятся по общему принципу «машины состояния». Вся схема проекта состоит как-бы из двух частей: регистров, которые хранят текущее состояние системы и комбинационной логики, ...
Создано 17 ноября 2012
14. Фоторамка. Часть2. TFT-панели с LVDS интерфейсом.
(Проекты Altera Quartus II для платы Марсоход)
... N2 через мультиплексор,подавая во время положительного периода клока сигнал DE, а во время отрицательного сигнал управления синим цветом. Описанным методом можно получить палитру из 8 цветов, может не сов ...
Создано 11 сентября 2011
15. ПЛИС внутри ПЛИС
(Проекты Altera Quartus II для платы Марсоход)
... вместе являются селекторами для мультиплексора, который и выбирает результат из таблицы Look-Up, реализуя любую логическую функцию от четырех аргументов. На языке описания аппаратуры Verilog можно описать ...
Создано 19 июня 2011
16. Счетчики.
(Язык описания аппаратуры Verilog HDL)
В этой статье я постараюсь рассказать про счетчики, про их описание на Verilog и их схемотехническое представление в RTLViever. Счетчики широко применяются везде, где нужно посчитать число некоторых ...
Создано 26 апреля 2011
17. Триггер
(Язык описания аппаратуры Verilog HDL)
Визуальные соответствия между написанным на Verilog коде и синтезируемой в аппаратуре логикой Просто триггер (flip-flop). Это просто регистр или триггер - он запоминает входные данные со входа d и ...
Создано 20 апреля 2011
18. Немного теории
(Разное)
...  - про мультиплексоры. Будут и еще статьи про другие разные типовые компоненты схем.    ...
Создано 19 апреля 2011
19. Quartus II. Часть4. Элементы комбинированной логики. Счетчик.
(Intel Quartus Prime)
... ый нам мультиплексор 2х1, адресным входом которого является выход триггера, один из коммутируемых входов  это сигнал "S", другой - инверсия от сигнала  "R". Таким образом можно понять , как работает этот эле ...
Создано 31 марта 2011
20. Quartus II. Часть2. Комбинаторная логика.
(Intel Quartus Prime)
... ю функцию любой сложности. Для начала, не очень сложная функция: Это пример реализации часто используемой логической конструкции - мультиплексора, в нашем случае очень простого - 2х1. В зависимости от ...
Создано 25 марта 2011
  • В начало
  • Назад
  • 1
  • 2
  • Вперёд
  • В конец

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

шилд Ethernet фаза последовательный порт машинка GPIO Новый Quartus II v 14 InnovativeFPGA Scripting Layer For Android Второй урок Иерархия проекта RTLViewer Star Track Altera MAX II JTAG Decoder разводка платы USBTerm Icarus Verilog Итак serial port Raspberry PI3 Verilog Gotchas Android спектр Quartus II асинхронный сброс драйвер устройства АМ радиопередатчик клавиатура синусоида Quartus Prime icarus 1 через редактор Waveform анимация игрушки OpenCores FPGA Verilog Умный дом AHDL Синтезатор нот на VERILOG Altera MAX-II Программатор USB debug condition execution описание схем капча плата Марсоход TCL Script дешифратор

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Leila 17.01.2021 15:56
    Hi there excellent website! Does running a blog similar to this require a great deal of work? I've ...

    Подробнее...

     
  • Новый Quartus II v 14.0

    Annetta 17.01.2021 03:15
    does [censored] work multiple attempts [censored] professional no perscription coupon for [censored] ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама