Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

ModelSim Russian Open-Source Hardware плата Марсоход MBFTDI Реализация HDMI в ПЛИС Модуль приемника USB версия 1 Последовательный порт Altera Quartus II Verilog Quartus II Часть2 Комбинаторная логика ядра ОС Windows ARM core USBTerm ПЛИС CPLD Clock Domain Cross MAX10 Катамаран температура процессор Система на кристалле Снеговик Jukebox тестбенч верилог ALTPLL Марсоход3 Android Service Pack Altera Scratch MAX II радио ИК пульт интернет магазин Altera CPLD UFM module LEDs FTDI MIPS Quartus Prime Программатор Описание интерфейса PS2 Немного теории FPGA светодиод icarus главы 1 1 и 1

Комментарии

  • Частотомер

    Tesha 21.01.2021 21:34
    Hi to every one, the contents present at this website are really awesome for people experience, well ...

    Подробнее...

     
  • USB-JTAG MBFTDI Programming Device

    herbal cialis 21.01.2021 19:45
    herbal [censored]: tadalafili.com/ (https://tadalafili.com/)

    Подробнее...

     
  • Расчет коэффициентов компенсационного FIR фильтра в GNU Octave.

    Clifford 21.01.2021 13:21
    This is my first time go to see at here and i am genuinely pleassant to read all at one place. my ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Dominick 21.01.2021 07:36
    If you wish for to get much from this piece of writing then you have to apply such techniques to your ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Isabell 21.01.2021 06:22
    Keep on working, great job!

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Результат поиска: найдено 29 объектов.

Совпадение
Ограничение области поиска
1. О переносе FPGA проектов с одной платы на другую ...
(Проекты для платы Марсоход2bis)
... плату? Возможен ли такой перенос/портирование и трудно ли его выполнить? В общем случае портирование FPGA проектов - это не очень простая задача. Зависит от многих факторов. Иногда это возможно, иногда ...
Создано 01 сентября 2019
2. Сумматор с переносом на Verilog HDL ...
(Язык описания аппаратуры Verilog HDL)
Как на языке Verilog HDL реализовать сумматор или вычитатель с переносом ? Вопрос кажется очень простым для тех, кто давно использует язык Verilog, но почему-то оказывается абсолютно непонятным для новичков ...
Создано 04 марта 2013
3. Перенос проекта Amber в среду Altera Quartus II для платы Марсоход2 ...
(ARM System-on-Chip)
Согласно нашему плану, начинаем адаптировать проект Amber для платы Марсоход2. Сейчас нам не нужно вдаваться в мелкие подробности, нужно просто попытаться формально скомпилировать проект по восможности ...
Создано 13 сентября 2012
4. Перенос на хостинг! ...
(Разное)
У нас праздник! Смогли перенести наш сайт с локальной машины на сервер hostia. Пока еще никому про это не говорим, но сами уже можем смотреть. Это просто чудо! (Особенно для нас, ведь никогда раньше мы ...
Создано 19 февраля 2010
5. USB хост контроллер
(Проекты Intel Quartus Prime для платы Марсоход3)
... менного фифо данные переносятся в выходное фифо. Таким образом, прикладная программа сможет читать пакеты принятые с шины USB. Мне пришлось в FPGA модуль вставить временное FIFO для хранения принятых данны ...
Создано 05 марта 2020
6. Скачиваем САПР Intel Quartus Prime
(Intel Quartus Prime)
... информацию. Когда-то Intel приобрела FPGA бизнес компании Altera (кажется в 2016 году?), и страницы родного web-сайта Альтеры altera.com стали переноситься в домен intel.com. Тем не менее, пока еще самый ...
Создано 28 сентября 2019
7. SDR радио приемник.
(Проекты Altera Quartus II для платы Марсоход2)
... производит перенос спектра радио сигнала. Нас интересуют те спектральные составляющие, которые попали в область нижних частот. Передать этот поток в ПК для анализа довольно трудно, ведь здесь поток у ...
Создано 04 мая 2016
8. Копирование экрана виртуальной машины на терминал USBTerm
(Проект графического терминала USBTerm)
... с максимальной производительностью? Понятно, что нужно переносить по шине USB только изменения на экране, ведь изменений, как правило, не очень много. Если удастся копировать только изменившиеся участки ...
Создано 03 февраля 2016
9. Как работает видеоадаптер проекта USBTerm
(Проект графического терминала USBTerm)
... st находится в низком уровне в эти окошки времени можно писать во фреймбуффер, тогда активизируется модуль записи ftdi.v. Он переносит накопленные данные из входного фифо в видеопамять. Вот так, все довол ...
Создано 21 января 2016
10. АМ радиопередатчик
(Проекты Altera Quartus II для платы Марсоход2)
В предыдущей статье я рассказывал, что такое амплитудная модуляция и проделал программные эксперименты по переносу спектра аудиосигнала на несущую частоту. Сейчас я хочу продемонстрировать проект в ...
Создано 13 апреля 2015
11. Амплитудная модуляция
(Разное)
Если вы помните, когда-то я сделал из платы Марсоход2 простой радиопередатчик с частотной модуляцией. Сейчас я хочу сделать радиопередатчик с амплитудной модуляцией радиосигнала. Амплитудную модуляцию ...
Создано 10 апреля 2015
12. Графический дизайн или текст Verilog/VHDL?
(Разное)
Рискну затронуть такую холиварную тему: сравнение двух методов разработки, графический ввод схемы и текстовое описание проекта на языках HDL Verilog / VHDL. Какой метод лучше? Сразу скажу, что я ...
Создано 30 мая 2013
13. Изучение системы команд процессора ARM
(ARM System-on-Chip)
... беззнаковыми чисоами произошел перенос, •    oVerflow – при выполнении операции со знаковыми числами произошло переполнение, результат не помещается в регистр} Эти 4 флага формируют множество  возможных ...
Создано 12 ноября 2012
14. Удаленное управление платой Марсоход через телефон с Android
(Разное)
...  server running on port %s' % PORT_NUMBER my_srv = BaseHTTPServer.HTTPServer((HOST_NAME, PORT_NUMBER), DroidHandler) my_srv.serve_forever()   Этот скрипт переносите на телефон, запускаете SL4A из  ...
Создано 12 июня 2012
15. Подключение платы Марсоход к телефону с ОС Android
(Проекты Altera Quartus II для платы Марсоход)
Возникла идея подключить плату Марсоход к смартфону с ОС Android так, что бы  можно было с телефона подавать какие нибудь команды в плату. Я уже пол-года пользуюсь недорогим HTC Wildfire S, так что ...
Создано 09 июня 2012
16. Базовые принципы построения FIFO.
(Разное)
... перенос, а сам указатель при этом обнуляется (после указателя 255 его следующее значение будет 0). Теперь, когда мы знаем, что есть два указателя, легко определить всякие информационные сигналы: FIFO ...
Создано 16 марта 2012
17. Quartus II. Часть4. Элементы комбинированной логики. Счетчик.
(Intel Quartus Prime)
... ми и не влияют на операции"sload","sset" и "sclr". Выходы "q[]" - собственно , биты счетчика. Их количество (разрядность)  указывается в "LPM_WIDTH" Выход "cout" - перенос. В случае если параметр " ...
Создано 31 марта 2011
18. Графический дизайн в Quartus II v10.1 для начинающих.
(Intel Quartus Prime)
... олжны быть слева, а выходы справа. 2. Старайтесь использовать только "чистые" мегафункции. Это облегчит визуальное восприятие схемы, поскольку они всегда одинаково выглядят. Это облегчит переносимост ...
Создано 23 марта 2011
19. Пошаговая инструкция для Quartus II: Симуляция проекта
(Intel Quartus Prime)
... все нужные нам сигналы слева в таблице найденых сигналов Nodes Found и переносим их вправо в таблицу выбранных сигналов Selected Nodes. Нажимаем кнопку OK. Шаг 25. Вот в нашем файле симуляции ...
Создано 10 августа 2010
20. Введение в Verilog, Третий урок - арифметика и логика
(Разное)
... и складывает и вычитает два числа. Здесь входные операнды у нас 8-ми битные, а результат 9-ти битный. Verilog корректно сгенерирует бит переноса (carry bit) и поместит его в девятый бит выходного результата. ...
Создано 20 июля 2010
  • В начало
  • Назад
  • 1
  • 2
  • Вперёд
  • В конец

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

марсоход2 Cyclone IV Анонс новой платы условное исполнение Quartus делитель частоты DE10-Standard Марсоход2 Altera алгоритм Intel micron светодиодная лента IR control crosstool-ng Pi-Zero iverilog Гирлянда симуляция Verilog Verilog примеры ARM v2a Initial Ram Disk капча Enigma программатор Сколково core coprocessor Почти пустой проект трит verilog SDRAM tesbench схема Quartus Prime Design Software v15 фреймбуффер Passive Serial Мультик FPGA Летающая тарелка SHA256 Verilator ПЛИС Altera ПЛИС FIFO декодер Отладка программ в MIPSfpga Python UBUNTU

Комментарии

  • Частотомер

    Tesha 21.01.2021 21:34
    Hi to every one, the contents present at this website are really awesome for people experience, well ...

    Подробнее...

     
  • USB-JTAG MBFTDI Programming Device

    herbal cialis 21.01.2021 19:45
    herbal [censored]: tadalafili.com/ (https://tadalafili.com/)

    Подробнее...

     
  • Расчет коэффициентов компенсационного FIR фильтра в GNU Octave.

    Clifford 21.01.2021 13:21
    This is my first time go to see at here and i am genuinely pleassant to read all at one place. my ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Dominick 21.01.2021 07:36
    If you wish for to get much from this piece of writing then you have to apply such techniques to your ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Isabell 21.01.2021 06:22
    Keep on working, great job!

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама