Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект Марсоход2
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

ПЛИС Altera RTLViewer Cyclone V сигнал carry UART симуляция Verilog компиляция ядра Look-Up Table Raspberry логические функции Проект машинки Марсоход always Quartus II HDMI FPGA плата Марсоход MAX II Verilog HDL Step Motor клавиатура Марсоход2bis Altera борьба результат Quartus Prime измерение Часть4 Счетчик debug NIOS II Altera Quartus II меандр Wizart MAX10 MBFTDI АЛЬТЕРА JTAG модуляция цветомузыка Сколково Double Edge Triggered Flip-Flop testbench dumpvars TCL Script sine wave TFilter проект Quartus II winrad dll мышь

Комментарии

  • Новый Quartus II v 14.0

    Annetta 17.01.2021 03:15
    does [censored] work multiple attempts [censored] professional no perscription coupon for [censored] ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Результат поиска: найдено 12 объектов.

Совпадение
Ограничение области поиска
1. Первый проект для платы M02mini
(Проекты Quartus Prime для M02mini)
... Сигнал KEY1 со второй кнопки подается через инвертор на асинхронный сброс счетчика lpm_counter. Учтите, что на сигнале с ненажатой кнопки приходит логическая единица. Это происходит из-за того, что в настройках ...
Создано 02 августа 2020
2. Как симулировать проекты Quartus Prime выполненные в схеме?
(Разное)
...  Проект использует еще два входных сигнала от кнопочек key1 и key0. Эти сигналы заведены на асинхронный сброс счетчика aclr и на разрешение счета cnt_en. Сигналы на кнопочках на плате притянуты к напряжению ...
Создано 21 января 2017
3. Моргаем светодиодами платы Марсоход3
(Проекты Intel Quartus Prime для платы Марсоход3)
... в компонента можно задать необходимые порты ввода-вывода и разрядность счетчика. В моем случае я выбрал только порты: clock, тактовая частота счетчика cnt_en, разрешение счета aclr, асинхронный сбр ...
Создано 12 августа 2015
4. Нестабильность проектов ПЛИС
(Разное)
Бывает, что есть проект, который вроде бы работает. Как только начинаешь добавлять в него новые модули или какие-то казалось бы небольшие изменения — перестает работать. В чем тут может быть дело? Каким ...
Создано 22 апреля 2015
5. Анализ исходной системы Amber ARM-compatible core.
(ARM System-on-Chip)
... Поскольку на начальном этапе хочу выкинуть все лишнее и оставить только самое необходимое, то думаю у нас будет пока только несколько входов и выходов: тактовая частота clk, асинхронный сброс reset, два ...
Создано 13 сентября 2012
6. Первый проект для платы Марсоход2
(Проекты Altera Quartus II для платы Марсоход2)
...  на асинхронный сброс aclr и разрешение счета cnt_en счетчика LPM_COUNTER. Только четыре выхода счетчика q[25..22] подаются на выходы LED[3..0] проекта и соответственно на светодиоды платы. Таким образом ...
Создано 06 сентября 2012
7. Счетчики.
(Язык описания аппаратуры Verilog HDL)
В этой статье я постараюсь рассказать про счетчики, про их описание на Verilog и их схемотехническое представление в RTLViever. Счетчики широко применяются везде, где нужно посчитать число некоторых ...
Создано 26 апреля 2011
8. Триггер
(Язык описания аппаратуры Verilog HDL)
Визуальные соответствия между написанным на Verilog коде и синтезируемой в аппаратуре логикой Просто триггер (flip-flop). Это просто регистр или триггер - он запоминает входные данные со входа d и ...
Создано 20 апреля 2011
9. Quartus II. Часть4. Элементы комбинированной логики. Счетчик.
(Intel Quartus Prime)
... ь входы "sset" и "sclr" (синхронная установка и синхронный сброс ): При наличии сигнала на входе "sset" , все триггера , по фронту клока, будет установлены в "1". При наличии сигнала на входе "sclr" ,  ...
Создано 31 марта 2011
10. USB устройство из платы Марсоход
(Проекты Altera Quartus II для платы Марсоход)
... нужно делать. Вот исходный текст модуля на Verilog. Зараннее хочу попросить прощения у некоторых возможных критиков. В этом модуле кое-где используется ассинхронный сброс триггеров не по прямому назначению ...
Создано 18 октября 2010
11. Введение в Verilog. Пятый урок, Синхронная логика.
(Разное)
На предыдущих уроках мы уже познакомились с типами источников сигналов, узнали как установить экземпляры разных модулей в свой модуль и как соединить их проводами. Так же мы уже рассмотрели разные арифметические ...
Создано 03 августа 2010
12. Блог новичка: Hello World
(Комментарии)
Отличная статья, такой стремительный экскурс в счётчики :) Было бы здорово еще добавить про синхронный и асинхронный сброс и разницу между ними. Кодирование интересно изучать на примере конечных автоматов ...
Создано 01 сентября 2014

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект Марсоход2
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

icarus-verilog Amber Verilog Altera дешифратор USB дескрипторы ARM core Buttons Cyclone IV печатная плата Дэвид М Харрис и Сара Л Харрис шилд управление bluetooth синус делитель частоты Open Hardware марсоход2 трит ПЛИС UsbBlaster Симулятор ModelSim MAX II мультиплексор которые меня беспокоили Altera Quartus II Триггер Тест SDRAM или Фреймбуффер2 Продуваем форсунки Астротрекер частотная модуляция LEDs always Гирлянда Почти пустой проект тестбенч Raspberry SDRAM капча ИК пульт Некоторые итоги Quartus II Часть2 Комбинаторная логика FPGA VHDL SVF Player

Комментарии

  • Новый Quartus II v 14.0

    Annetta 17.01.2021 03:15
    does [censored] work multiple attempts [censored] professional no perscription coupon for [censored] ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама