Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

Техническое зрение схемотехника GPIO QUARTUS II баг Verilog System Tasks Демультиплексор OpenOCD USB11 Host Altera Quartus II Quartus II clock domain декодер MAX10 магнит результат Quartus Prime Mobile Phone Icarus Serial CPLD Ubuntu точка останова Verilog Lattice mbftdi - SVF Player SDR радио приемник Brainfuck НАЧАЛО Verilog примеры Счетчик кода Грея Воспроизведение звука DeltaSigma ЦАП MIPSfpga branch Часть2 Комбинаторная логика защелка клеточный автомат Цветомузыка в FPGA Введение в Verilog генератор Intel проект ПЛИС внутри ПЛИС спам Raspberry Pi4 latch 7-ми сегментный индикатор Verilog HDL always

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

     
  • Симуляция проектов в Quartus Prime v20.1 через редактор Waveform

    topazaykv 12.12.2020 09:21
    Спасибо большое! Такую же ошибку словил)

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Язык описания аппаратуры Verilog HDL

Результат поиска: найдено 8 объектов.

Совпадение
Ограничение области поиска
1. Нестабильность проектов ПЛИС ...
(Разное)
Бывает, что есть проект, который вроде бы работает. Как только начинаешь добавлять в него новые модули или какие-то казалось бы небольшие изменения — перестает работать. В чем тут может быть дело? Каким ...
Создано 22 апреля 2015
2. Тестирование Quartus Prime Lite Edition 19.1 с программатором MBFTDI
(FPGA & Verilog блог)
... MBFTDI. В целом, визуально, практически ничего не изменилось. Стабильность..  ...
Создано 22 марта 2020
3. Передача группы сигналов в другой клоковый домен
(Разное)
Мы знаем, что такое метастабильность D-триггера, и знаем, как с этим явлением бороться. Цифровая схема может иметь несколько блоков, тактируемых от разных генераторов. Это, так называемые клоковые домены. ...
Создано 24 февраля 2012
4. О нестабильности проектов.
(Разное)
Вот бывает так, что проект работает, вроде бы все нормально, но проходит время, возвращаешься к нему и находишь досадные ошибки. Сейчас речь пойдет о проекте ранее опубликованном на нашем сайте – это ...
Создано 02 февраля 2012
5. Синхронизатор сигнала для CDC на Verilog
(Комментарии)
Вот именно. "Иголка" на входе первого триггера может рассосаться (она может появиться, если синхросигнал формируется счётчиком с асинхронным сбросом), а вот второй триггер её растянет вплоть до следующего ...
Создано 27 ноября 2014
6. Синхронизатор сигнала для CDC на Verilog
(Комментарии)
К приходу следующего фронта clk нестабильность в первом триггере может успеть рассосаться, триггер примет стабильное значение (какое - не уверен), и второй триггер защелкнет уже стабильный сигнал. Гарантий, ...
Создано 27 ноября 2014
7. Синхронизатор сигнала для CDC на Verilog
(Комментарии)
И чем ЭТО решение лучше одного триггера? Второй триггер просто добавляет задержку, никакой проверки на стабильность входного сигнала нету... ...
Создано 27 ноября 2014
8. MAX10
(Комментарии)
... 10M50. JTAG - для прямой прошивки ПЛИС (так быстрее). COM - для пользовательско го обмена с компом (СОМ проще в программировани и). Внешний генератор - на случай, если не устроит стабильность внутреннего ...
Создано 11 декабря 2014

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

NIOS II цифровая схема Идея сайта MAX II луч видеосигнала USBTerm ARM core Сделаем САМИ простое непростое USB устройство дешифратор Ubuntu баг JTAG AHDL core Marsohod2 MAX10 Altera epm7032S ADC1175 blakecoin пульт ДУ python video game Tennis ДНК TAP controller Марсоход Атака testbench Verilog Волшебная шкатулка пошаговые инструкции Quartus II Icarus Altera Quartus II Лазерный проектор ПЛИС модуль на Verilog winrad dll последовательный порт OpenOCD Терминал VT100 FPGA libjtag Altera RTLViewer частотомер Плата в PCAD2002 Verilog State Machine Framework плата Марсоход HDMI

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

     
  • Симуляция проектов в Quartus Prime v20.1 через редактор Waveform

    topazaykv 12.12.2020 09:21
    Спасибо большое! Такую же ошибку словил)

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама