Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект Марсоход2
      • Amber ARM SoCAmber ARM SoC
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

демультиплексор Анонс новой платы MAX II Программатор MBFTDI JTAG MBFTDI Еще один инерциоид Счетчики decoder state machine Плата Марсоход ПЛИС марсоход USB HOST gray counter Quartus II Часть4 Счетчик фронт сигнала USBBlaster Amber MIDI-синтезатор двоичный счетчик FTDI FPGA Эмоции Плата Марсоход2 и Matlab Simulink Altera Quartus Prime Scratch Pi-zero Осторожненько Симулятор ModelSim Что такое JTAG global clock ASCII sdram работающего в Ubuntu Linux симуляция Verilog Нанотехнологии суперкрепление OpenCores тестбенч отладка 7-segment Есть домен! Улучшенный проект Частотомер USBTerm

Комментарии

  • ПИ-Гаджет

    Tammie 12.04.2021 05:15
    Great post! We are linking to this great content on our site. Keep up the great writing. Feel free ...

    Подробнее...

     
  • Интел анонсировала выпуск новых FPGA Cyclone 10

    Helen 09.04.2021 04:40
    Промокоды — отличный способ привлечения новых клиентов интернет-магази нами, повышения их лояльности ...

    Подробнее...

     
  • Интел анонсировала выпуск новых FPGA Cyclone 10

    Dinah 07.04.2021 09:01
    Промокод может быть однократным (один покупатель — одна покупка) или многократным (и сам покупаешь ...

    Подробнее...

     
  • Verilog System Tasks

    ateff 26.01.2021 08:48
    Я вот что-то не совсем понимаю смысла вподобного рода симуляции. Верилог всё-таки не язык программировани ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Проекты Altera Quartus II для платы Марсоход2

Результат поиска: найдено 5 объектов.

Совпадение
Ограничение области поиска
1. Архитектура ПЛИС (FPGA)
(Разное)
... межблочных связей. Программируемые связи между логическими блоками. Чтобы в ПЛИС заработала нужная нам цифровая схема мало того, что нужно сконфигурировать имеющиеся логические блоки особым образом, ...
Создано 20 января 2014
2. Графический дизайн или текст Verilog/VHDL?
(Разное)
Рискну затронуть такую холиварную тему: сравнение двух методов разработки, графический ввод схемы и текстовое описание проекта на языках HDL Verilog / VHDL. Какой метод лучше? Сразу скажу, что я ...
Создано 30 мая 2013
3. Передача группы сигналов в другой клоковый домен
(Разное)
Мы знаем, что такое метастабильность D-триггера, и знаем, как с этим явлением бороться. Цифровая схема может иметь несколько блоков, тактируемых от разных генераторов. Это, так называемые клоковые домены. ...
Создано 24 февраля 2012
4. Пошаговая инструкция для Quartus II: Симуляция проекта
(Intel Quartus Prime)
Какой бы проект для CPLD или FPGA мы ни делали: сложный или простой, всегда полезно произвести его симуляцию. Симуляция – это программное тестирование проекта, всегда делается до его проверки в железе. ...
Создано 10 августа 2010
5. Введение в Verilog. Пятый урок, Синхронная логика.
(Разное)
На предыдущих уроках мы уже познакомились с типами источников сигналов, узнали как установить экземпляры разных модулей в свой модуль и как соединить их проводами. Так же мы уже рассмотрели разные арифметические ...
Создано 03 августа 2010

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект Марсоход2
      • Amber ARM SoCAmber ARM SoC
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

Verilog последовательный порт pipeline марсоход Модуль приемника USB ПЛИС Улучшенный проект Частотомер python МИДИ Verilog примеры Марсоход3 сенсор Испытание Quartus II v12 0 SP1 FIFO RS232 windbg разводка платы колебательный контур алгоритм ПЛИС внутри ПЛИС телескоп Quartus Prime hello-world Сделаем САМИ простое непростое USB устройство Altera Система команд Игрушка для кошки фреймбуффер MAX II display Юбилей Да! работающего в Ubuntu Linux тестбенч Altera CPLD UFM module ModelSim Enigma модули Verilog Clock Domain Cross IR control версия 1 мультиплексор Проект машинки Марсоход CPLD Verilog Gotcha

Комментарии

  • ПИ-Гаджет

    Tammie 12.04.2021 05:15
    Great post! We are linking to this great content on our site. Keep up the great writing. Feel free ...

    Подробнее...

     
  • Интел анонсировала выпуск новых FPGA Cyclone 10

    Helen 09.04.2021 04:40
    Промокоды — отличный способ привлечения новых клиентов интернет-магази нами, повышения их лояльности ...

    Подробнее...

     
  • Интел анонсировала выпуск новых FPGA Cyclone 10

    Dinah 07.04.2021 09:01
    Промокод может быть однократным (один покупатель — одна покупка) или многократным (и сам покупаешь ...

    Подробнее...

     
  • Verilog System Tasks

    ateff 26.01.2021 08:48
    Я вот что-то не совсем понимаю смысла вподобного рода симуляции. Верилог всё-таки не язык программировани ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама