Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

Плата Марсоход Android Quartus II Микрофон датчик Verilator USB устройство Altera Verilog AHDL интерпретатор Хексовый видеоадаптер Marble Machine Altera Quartus II частотомер Видеоигра Питон 7-segment мышь пошаговые инструкции Марсоход3 сигнал carry Wizart iverilog декодер Первый неудачный запуск Linux в SoC Amber icarus Программатор MBFTDI MAX II троичная логика Clock Domain Cross FPGA воздушная подушка SignalTap светодиоды ПЛИС Altera Помощь космос игра Змейка отладка testbench тестбенч Программатор эффект ЭХО Ethernet пакет Ethernet ПЛИС Linux CRC32

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

     
  • Симуляция проектов в Quartus Prime v20.1 через редактор Waveform

    topazaykv 12.12.2020 09:21
    Спасибо большое! Такую же ошибку словил)

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Результат поиска: найдено 11 объектов.

Совпадение
Ограничение области поиска
1. Язык описания аппаратуры Verilog HDL
(Категория)
...  Язык Verilog был разработан в 1984-1985 году Филом Морби (Phil Moorby) во время его работы в компании Gateway Design Automation. Тогда же появился первый Верилог симулятор: Verilog-XL. Позже компанию ...
Создано 30 ноября -0001
2. FPGA & Verilog блог
(Категория)
FPGA & Verilog Блог САПР Altera Quartus II / Intel Quartus Prime, язык Verilog HDL и кое-что про VHDL, FPGA Cyclone III, Cyclone IV, MAX II, MAX10. Платы разработчика серии Марсоход, Марсоход2, Марсоход3. ...
Создано 21 декабря 2014
3. Простые советы по стилю Verilog
(Разное)
... соответсвовал бы триггеру в схеме, то изучить язык было бы легче. Это имхо. Увы, язык Verilog HDL «очень гибкий» и из-за этого не все так просто. Иногда (и часто), присвоение значения регистру reg не ...
Создано 18 октября 2013
4. Сумматор с переносом на Verilog HDL
(Язык описания аппаратуры Verilog HDL)
Как на языке Verilog HDL реализовать сумматор или вычитатель с переносом ? Вопрос кажется очень простым для тех, кто давно использует язык Verilog, но почему-то оказывается абсолютно непонятным для новичков ...
Создано 04 марта 2013
5. Преобразование кода Грея в двоичное число
(Язык описания аппаратуры Verilog HDL)
... SIZE-1:i] вместо (gray>>i) не получится. Компилятор Verilog выдаст ошибку. Язык Verilog не позволяет выбрать часть бит из шины если один из индексов это переменная. Модули gray2bin_v2 и gray2bin_v3 оп ...
Создано 12 апреля 2012
6. Введение в Verilog. Пятый урок, Синхронная логика.
(Разное)
... – то есть выход триггера может спокойно подаваться на его вход прямо или через другую логику.   Язык Verilog позволяет легко описать синхронные процессы. Описание синхронной логики в поведенческом ...
Создано 03 августа 2010
7. Введение в Verilog, Четвертый урок. Поведенческие блоки.
(Разное)
... Такой код, когда его много, не очень легко читать. Чтобы сделать язык Verilog более выразительным, он имеет так называемые "always" блоки. Они используются при описании системы с помощью поведенческих блоко ...
Создано 23 июля 2010
8. Сделаем игру Волк-Коза-Капуста
(Проекты Altera Quartus II для платы Марсоход)
Нашел замечательную статью “Самостоятельное изучение схемотехники. Синтез автоматов на триггерах. Часть 1” на Хабре. В статье рассматривался интересный пример создания игры «Волк-Коза-Капуста». Попробую ...
Создано 14 июня 2010
9. Простые советы по стилю Verilog
(Комментарии)
так а чего там сложного то? В пятом уроке по верилогу на этом сайте все на пальцах расписано. Достаточно самому проделать примеры. Или вот: module blockornoblock ( input wire clk, input wire ena, output ...
Создано 27 ноября 2013
10. Простые советы по стилю Verilog
(Комментарии)
За полтора года, сколько я болею болезнью ПЛИС Altera, изучил язык Verilog ;) даже пшу на нем рабочие модули... но так и не постиг до конца таинственную логику блокирующих и неблокирующих присвоений....с ...
Создано 09 ноября 2013
11. Простые советы по стилю Verilog
(Комментарии)
За полтора года, сколько я болею болезнью ПЛИС Altera, изучил язык Verilog, могу писать на нем различные модули. Но вот почему то не могу себя заставить отказаться от графического интерфейса, особенно ...
Создано 21 октября 2013

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

система на кристалле MBFTDI VMWARE симуляция ПЛИС КИХ Altera Quartus II 1 для начинающих JTAG Linux эффект ЭХО Скоро Новый Год! ИК приемник FTDI COUNTER Altera Quartus II VHDL защелкаб latch цифровая логика АЛЬТЕРА МИДИ ПЛИС Altera Icarus Verilog Verilog Phase-Lock Loop CodeBench Verilog HDL SVF Player цифровая схема USB Communication Class Device serial Питание платы Марсоход машинка ByteBlaster SignalTap Марсоход InnovateFPGA fopen Clock Domain Cross Мультиплексор последовательный порт Cyclone III Цветомузыка в FPGA марсоход сигнал радио Intel пульт ДУ Вебинар

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Jada 16.01.2021 03:14
    Hey very nice blog!

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nelly 15.01.2021 17:31
    When some one searches for his necessary thing, thus he/she wishes to be available that in detail ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

     
  • Симуляция проектов в Quartus Prime v20.1 через редактор Waveform

    topazaykv 12.12.2020 09:21
    Спасибо большое! Такую же ошибку словил)

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама