Sidebar
×
Смотрите
Главная
FPGA блог
Форум
С чего начать?
Проекты
Intel Quartus Prime
Verilog
Скачать
Магазин
О нас
Тэги
синхронный сброс
АЛЬТЕРА
Verilog
точка останова
SL4A
Первый урок
проект для ПЛИС
Атака
FPGA
VHDL
GOWIN
Quartus II
OpenCores
M02mini
Altera
ПЛИС
ByteBlaster
Машинка
Altera Quartus II
MA3128
LEDs
конденсатор
flipflop
семи-сегментный индикатор
Quartus Prime
Первый
неудачный
запуск Linux в SoC Amber
MAX10
вычитатель
Машина мыльных пузырей
USB core function
Введение в Verilog
НАЧАЛО
Синтез звука
ИК приемник
UART
инструкция Quartus II
симулятор
датчик температуры
Система на кристалле
OSS CAD Suite
GtkWave
rPLL
микроконтроллер
Марсоход2
Марсоход2bis
Синхронная логика
пульт ДУ
передача пакета
Комментарии
Введение в Verilog, Четвертый урок. Поведенческие блоки.
Андрей_С.
30.09.2023 22:56
А что Вы подразумеваете под термином "цепи из комбинаторной логики"? Может быть всё же из "комбинационной ...
Подробнее...
Плата Марсоход3GW (Gowin)
afad
07.09.2023 17:51
Вопрос по схеме. В документации (документ UG803) указывается, что вывод VCCIO3 (pin.12) это вывод ...
Подробнее...
Передаем Ethernet-пакет
Dmitriy D
07.09.2023 05:46
Спасибо за ответ и за вашу статью. По описанию вручную получилось посчитать эту контрольную сумму ...
Подробнее...
Передаем Ethernet-пакет
umarsohod
06.09.2023 11:41
Я эту сумму не считал, а взял из готового пакета. Это, кстати, в статье написано. Если спросить гугл ...
Подробнее...
Передаем Ethernet-пакет
Dmitriy D
06.09.2023 08:49
Здравствуйте, подскажите как в модуле "c64x8" получилась такая контрольная сумма: 6'h20: q = 8'hb8; 6'h21 ...
Подробнее...
На форуме
Нет сообщений для показа
МАРСОХОД
Open Source Hardware Project
Искать...
Программатор MBFTDI
SVF player
Драйвер Quartus II
Режим USB-to-COM
Режим BitBang
Марсоход
Проекты
MA3128
Проекты
MCY112
Проекты
Марсоход3GW
Проекты
Шилд Ethernet
Шилд разъемов
Шилд 7-ми сегментного индикатора
Марсоход2
Описание платы Марсоход2
Описание платы Марсоход2bis
Проекты
Amber ARM SoC
Шилд разъемов
Шилд 7-ми сегментного индикатора
Шилд Ethernet
Марсоход2RPI
Проекты
Результат поиска: найдено
0
объектов.
Совпадение
Все слова
Любое из слов
Точное совпадение
Порядок
Новые первыми
Старые первыми
Популярные первыми
По алфавиту
Категория
Ограничение области поиска
Категории
Контакты
Материалы
Ленты новостей
Ссылки
Комментарии
Смотрите
Главная
FPGA блог
Форум
С чего начать?
Проекты
Intel Quartus Prime
Verilog
Скачать
Магазин
О нас
Подписка
Тэги
Модуль USB передатчика
телескоп
Icarus Verilog
Altera
Android
Quaruts II
Плата Марсоход
COM port
Wizart
ПЛИС
Clock Domain Cross
Работа над ошибками
Теннис
Артефакты разработчика
AMBER ARM v2a
Verilog
семи-сегментный индикатор
не реклама
пила
Модуль USB функции
главы 1
1 и 1
Видеоигра
Теннис
Python
Build
монтаж плат
SL4A
Фильтр
марсоход
verilog
платы
PSRAM
модуль на Verilog
SDR радио приемник
GPIO
терминал VT100
Waveforms
decoder
FPGA
Enigma
Испытание Quartus II v12
0 SP1
преобразователь уровней
Gowin
MAX10
Марсоход3
сумматор
Анонс новой платы
небо
Комментарии
Введение в Verilog, Четвертый урок. Поведенческие блоки.
Андрей_С.
30.09.2023 22:56
А что Вы подразумеваете под термином "цепи из комбинаторной логики"? Может быть всё же из "комбинационной ...
Подробнее...
Плата Марсоход3GW (Gowin)
afad
07.09.2023 17:51
Вопрос по схеме. В документации (документ UG803) указывается, что вывод VCCIO3 (pin.12) это вывод ...
Подробнее...
Передаем Ethernet-пакет
Dmitriy D
07.09.2023 05:46
Спасибо за ответ и за вашу статью. По описанию вручную получилось посчитать эту контрольную сумму ...
Подробнее...
Передаем Ethernet-пакет
umarsohod
06.09.2023 11:41
Я эту сумму не считал, а взял из готового пакета. Это, кстати, в статье написано. Если спросить гугл ...
Подробнее...
Передаем Ethernet-пакет
Dmitriy D
06.09.2023 08:49
Здравствуйте, подскажите как в модуле "c64x8" получилась такая контрольная сумма: 6'h20: q = 8'hb8; 6'h21 ...
Подробнее...
На форуме
Нет сообщений для показа
Реклама
Подробнее...