... САПР, работаешь.
У нас уже была (и есть) другая простая плата, "Марсоход", но там стоит микросхема CPLD малой емкости и требуется внешний программатор и дополнительное питание. А здесь уже хоть и не ...
...
Там есть папка max10-led-tape-control - проект Quartus Prime для платы Марсоход3 (чип MAX10), как источника сигнала для светодиодной ленты, так и проект Quartus для CPLD MAX II платы Марсоход в папк ...
Хочу обратить внимание наших читателей, что произошли некоторые изменения в нашем интернет магазине.
Самая первая плата Марсоход с CPLD MAX2 теперь может комплектоваться не только микросхемой EPM240T100C5 ...
Плата Марсоход3 предназначена для изучения технологии ПЛИС и создания устройств средней сложности. Эта плата визуально похожа на свою предшественницу, плату Марсоход2, но имеет несколько принципиальных ...
... из-за изменений курса рубля изменились цены на платы. Мы не знаем, какие они будут через месяц или два - жизнь покажет.
Сейчас цены такие:
Плата Марсоход, Altera CPLD MAX II 240 логических элементов ...
... самом деле, программируемые чипы в виде FPGA или CPLD существуют, а программируемых плат или breadboard - нет. Ну или по крайней мере я не слышал.
Программируемая печатная плата - вот это было бы здорово. ...
... гораздо сложнее, чем показано на Рис. 1. Ниже есть некоторые примеры из документации на разные типы ПЛИС.
Рис. 2. Базовый логический элемент CPLD MAX II компании Альтера.
Здесь хорошо видны LUT ...
... изучение с "Почти пустого проекта" для платы Марсоход или с "Первого проекта" для платы Марсоход2.
Плата Марсоход. CPLD Altera MAX II.
Список проектов.
Плата Марсоход2. FPGA ...
... Amber ARM, OpenRisc 1000, OpenRisc 2000, Z80! Тут даже есть Reduced AVR Core For CPLD – это же наш проект с сайта marsohod.org! Да-да, вы и сами можете поделиться со всем миром своими собственными наработками ...
В состав комплекта ПО Altera Quartus II входит логический анализатор SignalTap. Его использование возможно только с микросхемами FPGA, которые имеют встроенные блоки памяти. В микросхемах CPLD встроенной ...
... нет аналогового входа, куда можно было бы подавать звук с телефона. Все входы ПЛИС (Altera CPLD) на плате Марсоход цифровые.
Я не умею писать программы для Android.
Понятно, что проект легким не ...
... и так далее. По этой причине в этой статье я не буду собственно реализовывать синус на Verilog для синтеза в FPGA / CPLD. Вместо этого, я постараюсь предложить некий Verilog testbench для проверки правильности ...
If someone wants to work with FPGA or CPLD he needs a programming cable. Simplest programming cable for Altera devices is Altera ByteBlaster. Unfortunately it uses PC’s parallel port, which already disappeared ...
... для тестирования сигналов FPGA с помощью средства Altera SignalTap:
Эта возможность недоступна для платы Марсоход, так как там используется CPLD MAX II, но зато эта функция очень важна и работает ...
... 15% ёмкости CPLD; блок для деления не влезает вообще.
Итак, реализован механизм генерации музыкоподобного звука для Марсохода. Если сравнивать с реализацией такой же функции на микроконтроллере, ...
... UsbBlaster в связке с CPLD MAX II. Использовать его для реализации чистой USB функции нельзя.
Чип Cypress - это всего лишь USB2 PHY. Чтобы его использовать нужно как-то в Cyclone реализовать USB функцию, ...
Выбор чипа для фреймбуфера фоторамки оказался не простым. Изначально был соблазн использовать статическое ОЗУ. Оно имеет очень простой интерфейс - данные, адреса, и, практически один управляющий сигнал ...
... исполнение SVF файлов сгенерированных не только для CPLD, но и для FPGA. Обработка опционального параматра MASK ведется более корректно.
Добавленны обработчики для команд HDR, HIR, TDR, TIR. Однако, ...
... ый вывод:
C:\Altera\marsohod\mBlasterFtdi\windows\Release>mbftdi.exe ..\..\common\test1.svf mbftdi - burn MAX2 CPLD from Altera Vector Programming File *.svf FTDI port to JTAG is used for programm ...
Подробнее...