Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект МА3128
    • Проект MCY112
    • Проект Марсоход3GW
    • Проект Марсоход2
      • Amber ARM SoCAmber ARM SoC
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

новогодняя елка Raspberry Hello SCR1 Есть домен! язык Verilog Загрузка Quartus Web Prime робот Verilog SVFPlayer Icarus семи-сегментный индикатор сигналы USB шины Дешифратор кормушка HSYNC драйвер Поговорим о USB FPGA ПЛИС Марсоход3 Altera фреймбуффер протокол FTDI Марсоход2bis Немного теории игра MIPSfpga MCY112 Linux Марсоход3GW Симуляция проекта state machine форсунки RTL Viewer ИК пульт Verilog State Machine Framework система контроля версий video game Tennis Фоторамка Часть1 Подключение TFT-панелей monitor ds18b20 MAX II display Quartus Prime Design Software v15 Фреймбуффер Double Edge Triggered Flip-Flop

Комментарии

  • Введение в Verilog, Четвертый урок. Поведенческие блоки.

    Андрей_С. 30.09.2023 22:56
    А что Вы подразумеваете под термином "цепи из комбинаторной логики"? Может быть всё же из "комбинационной ...

    Подробнее...

     
  • Плата Марсоход3GW (Gowin)

    afad 07.09.2023 17:51
    Вопрос по схеме. В документации (документ UG803) указывается, что вывод VCCIO3 (pin.12) это вывод ...

    Подробнее...

     
  • Передаем Ethernet-пакет

    Dmitriy D 07.09.2023 05:46
    Спасибо за ответ и за вашу статью. По описанию вручную получилось посчитать эту контрольную сумму ...

    Подробнее...

     
  • Передаем Ethernet-пакет

    umarsohod 06.09.2023 11:41
    Я эту сумму не считал, а взял из готового пакета. Это, кстати, в статье написано. Если спросить гугл ...

    Подробнее...

     
  • Передаем Ethernet-пакет

    Dmitriy D 06.09.2023 08:49
    Здравствуйте, подскажите как в модуле "c64x8" получилась такая контрольная сумма: 6'h20: q = 8'hb8; 6'h21 ...

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Марсоход
    • Проекты
  • MA3128
    • Проекты
  • MCY112
    • Проекты
  • Марсоход3GW
    • Проекты
    • Шилд Ethernet
    • Шилд разъемов
    • Шилд 7-ми сегментного индикатора
  • Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд 7-ми сегментного индикатора
    • Шилд Ethernet
  • Марсоход2RPI
    • Проекты

ARM System-on-Chip

Результат поиска: найдено 105 объектов.

Совпадение
Ограничение области поиска
1. Проекты для Марсоход3GW (Gowin)
(Категория)
В этом разделе мы публикуем описания FPGA проектов для платы Марсоход3GW на чипе GW1NR-UV9QN88PC6/I5 китайской компании Gowin. Микросхема FPGA установленная на этой плате интересна тем, что содержит ...
Создано 13 мая 2023
2. Проекты Quartus Prime для M02mini
(Категория)
Самая маленькая FPGA плата с микросхемой Intel FPGA MAX10, 2 тысячи логических элементов. Размер чипа всего 3x3 миллиметра! И в такой крошечной ПЛИС vы запускаем свои проекты  ...
Создано 02 августа 2020
3. Проекты Intel Quartus Prime для Марсоход2RPI
(Категория)
... функциональность raspberry путем реализации дополнительных функций в FPGA.  Купить плату можно в нашем интернет магазине. Здесь будут опубликованы проекты FPGA, созданные специально для связки Raspberry ...
Создано 26 ноября 2017
4. Проекты Altera Quartus II для платы Марсоход2
(Категория)
Плата Марсоход2 представляет широкие возможности для изучения технологии ПЛИС. Плата построена на базе FPGA Altera Cyclone III. Проекты для этой платы довольно сложные, но и, наверное, более интересные ...
Создано 30 ноября -0001
5. MIPSfpga в плате Марсоход3 ...
(Категория)
MIPSfpga - это пакет, который содержит процессорное ядро в исходных текстах на Verilog, которое можно собирать и запускать в FPGA. MIPSfpga - это набор тестовых программ, которые запускаются на процессорном ...
Создано 07 ноября 2017
6. FPGA & Verilog блог ...
(Категория)
FPGA & Verilog Блог САПР Altera Quartus II / Intel Quartus Prime, язык Verilog HDL и кое-что про VHDL, FPGA Cyclone III, Cyclone IV, MAX II, MAX10. Платы разработчика серии Марсоход, Марсоход2, Марсоход3. ...
Создано 21 декабря 2014
7. Плата разработчика MCY316 на базе FPGA Altera Cyclone III ...
(FPGA & Verilog блог)
... MBFTDI составляют готовый стенд разработчика FPGA. Все демонстрационные проекты нашей первой платы MCY112 были портированы на эту новую плату MCY316. Исходные тексты проектов, а так же схему платы можно ...
Создано 02 сентября 2023
8. Фреймбуффер из встроенной памяти PSRAM микросхем FPGA Gowin ...
(Проекты для Марсоход3GW (Gowin))
У микросхем FPGA компании Gowin может быть встроенное динамическое ОЗУ, причем один из двух возможных типов: классическая SDR SDRAM типа MT48LC4M16 (64 мегабита); PSRAM (псевдо статическая) HyperRAM ...
Создано 30 мая 2023
9. HDMI выход на FPGA плате Марсоход3GW ...
(Проекты для Марсоход3GW (Gowin))
... тот прежний проект к новому чипу. Собственно это мы и сделали. На картинке выше показан вывод вертикальных цветных полос на монитор через HDMI разъем платы Марсоход3GW. Микросхема FPGA GW1NR-UV9QN88PC6/I5 ...
Создано 28 мая 2023
10. rPLL в проектах для микросхем FPGA Gowin ...
(Проекты для Марсоход3GW (Gowin))
... гитхаб https://github.com/marsohod4you/Marsohod3GW Открываю проект в среде Gowin FPGA Designer. Теперь через меню Tools запускаю IP Core Generator. Выглядит он вот так: Выбираю тип нового компонента ...
Создано 14 мая 2023
11. Процессор языка Forth в FPGA ...
(Проекты Quartus Prime для M02mini)
Наверное каждый разработчик FPGA рано или поздно решает создать свой процессор. Понятно, что есть много общеизвестных и распространенных процессоров у которых исходные тексты открыты для изучения и ...
Создано 06 октября 2020
12. Шифровальная машина Энигма М3 в FPGA ...
(Проекты Quartus Prime для M02mini)
... о ее устройстве и о моей реализации шифроалгоритма в FPGA Intel MAX10 нашей платы M02mini. Я буду реализовывать конкретно одну модель - Enigma M3 использовавшуюся в основном военно-морскими силами Германии ...
Создано 27 сентября 2020
13. Самая простая FPGA плата - M02mini ...
(FPGA & Verilog блог)
У нас появилась идея разработать очень простую в освоении и в использовании отладочную плату FPGA и мы воплотили ее в жизнь! На этом фото наша новая плата подключена к USB порту ноутбука. Многие ...
Создано 03 августа 2020
14. Создание нового FPGA проекта Intel Quartus Prime с нуля ...
(Intel Quartus Prime)
... здесь можно подключить имеющиеся у вас файлы дизайна или библиотеки, задать тип микросхемы FPGA и при необходимости задать, какие дополнительные инструменты EDA будут использоваться с проектом. В основном ...
Создано 03 ноября 2019
15. Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором ...
(Проекты для платы Марсоход2bis)
... на семисегментном индикаторе с динамическим управлением. Так же добавляются четыре пользовательских кнопочки. Дальше есть небольшое описание FPGA проекта, который демонстрирует работу этой платы расширения. ...
Создано 05 сентября 2019
16. О переносе FPGA проектов с одной платы на другую ...
(Проекты для платы Марсоход2bis)
Представим себе, что мы увидели какой-то интересный FPGA проект и захотели запустить его на своей плате, но, проблема - плата у нас другая и микросхема FPGA у нас другая. Как перенести тот проект на нашу ...
Создано 01 сентября 2019
17. Обновление статей MIPSfpga ...
(FPGA & Verilog блог)
... сайте по проекту MIPSfpga было написано несколько статей. Я занимался портированием проекта на нашу плату Марсоход3 с чипом MAX10. После того как Imagination продала технологию MIPS компании Wave Computing ...
Создано 20 июня 2019
18. Цветомузыка в FPGA ...
(Проекты Intel Quartus Prime для платы Марсоход3)
Поздравляем с Новым Годом! Новый Год 2019 стучится в двери и мы к нему уже готовы: FPGA проект "цветомузыка" готов и можно звать гостей на дискотеку. На этих видео смотрите, как оно работает: 1xBDMNPwjMA ...
Создано 30 декабря 2018
19. Передача данных из Raspbbery Pi3 в FPGA платы Марсоход2RPI ...
(Проекты Intel Quartus Prime для Марсоход2RPI)
В первом проекте для платы M2RPI мы передавали данные в FPGA и обратно используя выводы Raspberry GPIO14 и GPIO15 как линии последовательного порта TxD и RxD. Как быть, если нужно передавать больший ...
Создано 17 апреля 2018
20. Отладка программ в MIPSfpga ...
(MIPSfpga в плате Марсоход3)
aQF4hyzxpt4 Я уже писал, как собрать процессор MIPSfpga для платы Марсоход3 и как в ней запускать программы для MIPS. На этом видео показанно, как можно вести отладку программ прямо в плате, прямо ...
Создано 18 марта 2018
  • В начало
  • Назад
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • Вперёд
  • В конец

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект МА3128
    • Проект MCY112
    • Проект Марсоход3GW
    • Проект Марсоход2
      • Amber ARM SoCAmber ARM SoC
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

Bluetooth технология микросхем измерение частоты тона PICORV32 PicoSoc в плате MCY112 магнит FPGA интернет магазин связь через USB ПЛИС ALARM Altera Quartus II CPLD Модуль USB функции Четвертый урок Поведенческие блоки OpenOCD dumpfile Python Персеиды Altera управление через Bluetooth Gowin raspberry PI3 SignalTap Hardware Freedom Day Verilog HDL последовательный порт Quartus II Часть4 Счетчик Мультик Raspberry Pi4 Отладка алгоритм ИК управление SoC Amber ENDIR Controller ПЛИС внутри ПЛИС Icarus Verilog анализатор протокола USB Verilog С Новым Годом! Уже 2015-й! InnovativeFPGA JTAG Плата MA3128 Кое-что новенькое Марсоход MBFTDI Вебинар

Комментарии

  • Введение в Verilog, Четвертый урок. Поведенческие блоки.

    Андрей_С. 30.09.2023 22:56
    А что Вы подразумеваете под термином "цепи из комбинаторной логики"? Может быть всё же из "комбинационной ...

    Подробнее...

     
  • Плата Марсоход3GW (Gowin)

    afad 07.09.2023 17:51
    Вопрос по схеме. В документации (документ UG803) указывается, что вывод VCCIO3 (pin.12) это вывод ...

    Подробнее...

     
  • Передаем Ethernet-пакет

    Dmitriy D 07.09.2023 05:46
    Спасибо за ответ и за вашу статью. По описанию вручную получилось посчитать эту контрольную сумму ...

    Подробнее...

     
  • Передаем Ethernet-пакет

    umarsohod 06.09.2023 11:41
    Я эту сумму не считал, а взял из готового пакета. Это, кстати, в статье написано. Если спросить гугл ...

    Подробнее...

     
  • Передаем Ethernet-пакет

    Dmitriy D 06.09.2023 08:49
    Здравствуйте, подскажите как в модуле "c64x8" получилась такая контрольная сумма: 6'h20: q = 8'hb8; 6'h21 ...

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама