Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

Альтера FORTH Лазерный проектор Altera Verilog фаза фронт сигнала драйвер устройства InnovativeFPGA Quartus II ПЛИС CPLD epm7032S амплитудная модуляция Python Gray Code ModelSim Плата Марсоход для Scratch OpenFPGA БЛОГ о ПЛИС ASCII JTAG Видеоигра Теннис КИХ make vmlinux демультиплексор робот Half-step framebuffer Altera Quartus II Altera CPLD UFM module random Код Грея AHDL USB приемник Update сайта марсоход HDMI SDRAM Hardware Freedom Day AVAGO Mobile Phone Играем мелодию Подмосковные вечера marsohod3 Атака Воспроизведение звука DeltaSigma ЦАП Двигаться по полосе передача в ПЛИС

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Lukas 19.01.2021 13:32
    Truly when someone doesn't understand then its up to other viewers that they will help, so here it ...

    Подробнее...

     
  • Частотомер

    Meghan 19.01.2021 12:46
    Hi there, I discovered your website by the use of Google at the same time as looking for a comparable ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

     
  • Симуляция проектов в Quartus Prime v20.1 через редактор Waveform

    topazaykv 12.12.2020 09:21
    Спасибо большое! Такую же ошибку словил)

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Результат поиска: найдено 13 объектов.

Совпадение
Ограничение области поиска
1. Симуляция usbhost контроллера
(FPGA & Verilog блог)
... нужно для USB1.1 Вообще-то, Low Speed передает с частотой 1,5МГц, но на прием лучше иметь частоту выше, чтобы можно было синхронизироваться по сигналу выделяя фронты dp/dm. Поэтому я использую частоту ...
Создано 18 марта 2020
2. USB хост контроллер
(Проекты Intel Quartus Prime для платы Марсоход3)
Я сделал USB хост контроллер в FPGA для подключения Low Speed устройств, клавиатур или мышей. Немного расскажу про этот проект. Контроллер делается для платы Марсоход3/Марсоход3bis плюс шилд разъемов. ...
Создано 05 марта 2020
3. Модуль приемника USB (с сигналом сброса на некоторые регистры)
(Исходный код)
//simplest low speed USB receive function module ls_usb_recv( input wire reset, //clock should be 12Mhz input wire clk, //usb BUS signals input wire dp, input ...
Создано 17 января 2011
4. Модуль USB функции
(Исходный код)
// //simplest low speed USB CORE function // module ls_usb_core( //clock should be 5Mhz input wire clk, input wire EOP, input wire [7:0]data, input wire wre, input ...
Создано 18 октября 2010
5. Модуль USB передатчика
(Исходный код)
// //simplest low speed USB send function // module ls_usb_send( //clock should be 5Mhz input wire clk, input wire reset, input wire EOP, input wire [7:0]sbyte, //byte ...
Создано 18 октября 2010
6. Модуль приемника USB
(Исходный код)
// //simplest low speed USB receive function // module ls_usb_recv( input wire reset, //clock should be 5Mhz input wire clk, //usb BUS signals input wire dp,  ...
Создано 18 октября 2010
7. Сделаем САМИ простое (непростое) USB устройство
(Проекты Altera Quartus II для платы Марсоход)
... примерно 5МГц, но это даже для низкоскоростного устройства не очень подходит. У Low Speed устройств частота передачи 1,5МГц, что всего в 3 раза (с хвостиком) ниже, чем имеющиеся у нас 5МГц. Необходимо ...
Создано 09 апреля 2010
8. Простая USB функция
(Исходный код)
//простейшая функция USB написанная на языке VERILOG //дополнительно требуются USB передатчик и приемник  //simplest low speed USB CORE function module ls_usb_core(     //clock should be 5Mhz     ...
Создано 09 апреля 2010
9. USB передатчик
(Исходный код)
//простейший USB передатчик написанный на VERILOG //simplest low speed USB send function module ls_usb_send(      //clock should be 5Mhz      input wire clk,      input wire reset,      input wire [7:0]sbyte,  ...
Создано 09 апреля 2010
10. USB приемник
(Исходный код)
//простейший USB приемник написанный на VERILOG //simplest low speed USB receive function module ls_usb_recv(      //clock should be 5Mhz      input wire clk,      //usb BUS signals      input wire dp, ...
Создано 09 апреля 2010
11. Поговорим о USB.
(Разное)
... подключено новое устройство. Устройства для USB1.1 бывают двух типов: полноскоростные (full speed) и низкоскоростные (low speed). Посмотрите на эти две картинки: Таким образом, полноскоростные ...
Создано 06 апреля 2010
12. Сделаем САМИ простое (непростое) USB устройство
(Комментарии)
... Один из них(для Low Speed - DN) нужно подтянуть резистором на 1.5к к 3.3в. Выходные данные, так-же, на светодиоды или смотреть отладчиком (сигналтапом). Если нет тактового генератора на 24м, то нужную ...
Создано 03 февраля 2013
13. Сделаем САМИ простое (непростое) USB устройство
(Комментарии)
... Один из них(для Low Speed - DN) нужно подтянуть резистором на 1.5к к 3.3в. Выходные данные, так-же, на светодиоды или смотреть отладчиком (сигналтапом). Если нет тактового генератора на 24м, то нужную ...
Создано 20 октября 2011

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

FPGA Дешифратор Verilog MAX10 игра жизнь Игра Жизнь 64x32 place and route update pipeline ПЛИС симуляция Умный дом RS-232 marsohod3 Фазовая модуляция phase shift фронт сигнала программатор MBFTDI Новогодняя елка 2017! framebuffer Marsohod2 расчет фильтра MBFTDI Марсоход Verilog VPI video SDRAM Active Serial OpenCores MIPSfpga Марсоходы Начало Клонирования Марсополз или Ползун назначения в проекте ALTERA усилитель VHDL делитель частоты clock domain Micron Passive Serial Техническое зрение декодер InnovativeFPGA USB Tracker Verilog HDL iverilog пила Clock Domain Cross Плата Марсоход2 и Matlab

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Lukas 19.01.2021 13:32
    Truly when someone doesn't understand then its up to other viewers that they will help, so here it ...

    Подробнее...

     
  • Частотомер

    Meghan 19.01.2021 12:46
    Hi there, I discovered your website by the use of Google at the same time as looking for a comparable ...

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 11:51
    Так. Проблема во мне. Я не той стороной вставил плату. Можно удалить мой предыдущий коммент.

    Подробнее...

     
  • Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором

    foxtail 15.01.2021 08:56
    Я короче, купил эту плату со встроенным чипом памяти. Включил. И тут чип памяти, походу, короткое ...

    Подробнее...

     
  • Симуляция проектов в Quartus Prime v20.1 через редактор Waveform

    topazaykv 12.12.2020 09:21
    Спасибо большое! Такую же ошибку словил)

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама