Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
    • Оферта
    • Моя корзина
    • Оформить заказ
    • Мои заказы
    • Мои данные
    • Вход/Выход
  • О нас

Тэги

светодиод MAX10 демультиплексор Cyclone IV Bootloader VHDL DipTrace Quartus II печатная плата MTBF Icarus Verilog Игра Жизнь 64x32 О нас модуль на Verilog Verilog SL4A QUARTUS II ПЛИС FPGA Плата Марсоход2 и Matlab Simulink OpenCores сдвиг фазы PLL Linux Yosys Open SYnthesis Suite кошка Altera CPLD UFM module MBFTDI цветомузыка Clock Domain Cross CRC32 RTLViewer verilog частотомер UART Quartus Prime SDRAM mbftdi - SVF Player SignalTap пила Введение в Verilog Visual Studio USBTerm HDMI Убить MAX Перенос на хостинг! плата Марсоход LFSR SVF Player Altera

Комментарии

  • Фоторамка. Часть2. TFT-панели с LVDS интерфейсом.

    Margareta 30.06.2022 15:12
    Excellent, what a web log it is! This internet site provides useful facts to us, bread and butter it ...

    Подробнее...

     
  • Анонс новой платы: подключаем FPGA к Raspbery Pi

    Arlene 30.06.2022 11:47
    Speckle on with this write-up, I utterly trust that this site needs Former Armed Forces Thomas More aid.

    Подробнее...

     
  • Частотомер

    Ronny 30.06.2022 07:41
    Billet on with this write-up, I dead trust that this situation necessarily Army for the Liberation ...

    Подробнее...

     
  • Обзор семейства ПЛИС Altera MAX10

    Fiona 30.06.2022 07:03
    Hello, I delight reading material done your office. I wish to publish a small notice to financial ...

    Подробнее...

     
  • Введение в Verilog. Пятый урок, Синхронная логика.

    Adriana 30.06.2022 06:53
    Wow, awful web log layout! How farsighted give you been blogging for? Also visit my homepage ... 야동넷 ...

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Как купить наши платы?

Результат поиска: найдено 13 объектов.

Совпадение
Ограничение области поиска
1. Симуляция usbhost контроллера
(FPGA & Verilog блог)
... нужно для USB1.1 Вообще-то, Low Speed передает с частотой 1,5МГц, но на прием лучше иметь частоту выше, чтобы можно было синхронизироваться по сигналу выделяя фронты dp/dm. Поэтому я использую частоту ...
Создано 18 марта 2020
2. USB хост контроллер
(Проекты Intel Quartus Prime для платы Марсоход3)
Я сделал USB хост контроллер в FPGA для подключения Low Speed устройств, клавиатур или мышей. Немного расскажу про этот проект. Контроллер делается для платы Марсоход3/Марсоход3bis плюс шилд разъемов. ...
Создано 05 марта 2020
3. Модуль приемника USB (с сигналом сброса на некоторые регистры)
(Исходный код)
//simplest low speed USB receive function module ls_usb_recv( input wire reset, //clock should be 12Mhz input wire clk, //usb BUS signals input wire dp, input ...
Создано 17 января 2011
4. Модуль USB функции
(Исходный код)
// //simplest low speed USB CORE function // module ls_usb_core( //clock should be 5Mhz input wire clk, input wire EOP, input wire [7:0]data, input wire wre, input ...
Создано 18 октября 2010
5. Модуль USB передатчика
(Исходный код)
// //simplest low speed USB send function // module ls_usb_send( //clock should be 5Mhz input wire clk, input wire reset, input wire EOP, input wire [7:0]sbyte, //byte ...
Создано 18 октября 2010
6. Модуль приемника USB
(Исходный код)
// //simplest low speed USB receive function // module ls_usb_recv( input wire reset, //clock should be 5Mhz input wire clk, //usb BUS signals input wire dp,  ...
Создано 18 октября 2010
7. Сделаем САМИ простое (непростое) USB устройство
(Проекты Altera Quartus II для платы Марсоход)
... примерно 5МГц, но это даже для низкоскоростного устройства не очень подходит. У Low Speed устройств частота передачи 1,5МГц, что всего в 3 раза (с хвостиком) ниже, чем имеющиеся у нас 5МГц. Необходимо ...
Создано 09 апреля 2010
8. Простая USB функция
(Исходный код)
//простейшая функция USB написанная на языке VERILOG //дополнительно требуются USB передатчик и приемник  //simplest low speed USB CORE function module ls_usb_core(     //clock should be 5Mhz     ...
Создано 09 апреля 2010
9. USB передатчик
(Исходный код)
//простейший USB передатчик написанный на VERILOG //simplest low speed USB send function module ls_usb_send(      //clock should be 5Mhz      input wire clk,      input wire reset,      input wire [7:0]sbyte,  ...
Создано 09 апреля 2010
10. USB приемник
(Исходный код)
//простейший USB приемник написанный на VERILOG //simplest low speed USB receive function module ls_usb_recv(      //clock should be 5Mhz      input wire clk,      //usb BUS signals      input wire dp, ...
Создано 09 апреля 2010
11. Поговорим о USB.
(Разное)
... подключено новое устройство. Устройства для USB1.1 бывают двух типов: полноскоростные (full speed) и низкоскоростные (low speed). Посмотрите на эти две картинки: Таким образом, полноскоростные ...
Создано 06 апреля 2010
12. Сделаем САМИ простое (непростое) USB устройство
(Комментарии)
... Один из них(для Low Speed - DN) нужно подтянуть резистором на 1.5к к 3.3в. Выходные данные, так-же, на светодиоды или смотреть отладчиком (сигналтапом). Если нет тактового генератора на 24м, то нужную ...
Создано 03 февраля 2013
13. Сделаем САМИ простое (непростое) USB устройство
(Комментарии)
... Один из них(для Low Speed - DN) нужно подтянуть резистором на 1.5к к 3.3в. Выходные данные, так-же, на светодиоды или смотреть отладчиком (сигналтапом). Если нет тактового генератора на 24м, то нужную ...
Создано 20 октября 2011

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
    • Оферта
    • Моя корзина
    • Оформить заказ
    • Мои заказы
    • Мои данные
    • Вход/Выход
  • О нас

Подписка

feed1

Тэги

Игра Жизнь 64x32 FIFO удаленное управление Частота ноты симуляция ПИ-Гаджет testbench VHDL M02mini отладка Телескоп БТА Архыз Verilog Gotchas OpenCores ПЛИС ByteBlaster Декодер частотная модуляция Марсоход2RPI Altera Телескоп Passive Serial марсоход2 ИК приемник Игра River Raid видеоигра Serial Port Альтера Плата в PCAD2002 JTAG Воспроизведение звука DeltaSigma ЦАП Quartus II Поговорим о USB триггер FPGA USB HOST Модуль USB функции схемотехника Verilog робот Altera RTLViewer Игрушка для кошки MAX II Verilog примеры Google voice recognition API ADC1175 MBFTDI VSYNC ModelSim гитара

Комментарии

  • Фоторамка. Часть2. TFT-панели с LVDS интерфейсом.

    Margareta 30.06.2022 15:12
    Excellent, what a web log it is! This internet site provides useful facts to us, bread and butter it ...

    Подробнее...

     
  • Анонс новой платы: подключаем FPGA к Raspbery Pi

    Arlene 30.06.2022 11:47
    Speckle on with this write-up, I utterly trust that this site needs Former Armed Forces Thomas More aid.

    Подробнее...

     
  • Частотомер

    Ronny 30.06.2022 07:41
    Billet on with this write-up, I dead trust that this situation necessarily Army for the Liberation ...

    Подробнее...

     
  • Обзор семейства ПЛИС Altera MAX10

    Fiona 30.06.2022 07:03
    Hello, I delight reading material done your office. I wish to publish a small notice to financial ...

    Подробнее...

     
  • Введение в Verilog. Пятый урок, Синхронная логика.

    Adriana 30.06.2022 06:53
    Wow, awful web log layout! How farsighted give you been blogging for? Also visit my homepage ... 야동넷 ...

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама