Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект Марсоход2
      • Amber ARM SoCAmber ARM SoC
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

GtkWave ПЛИС Yosys бренд Altera CPLD UFM module MIPSfpga декодер Amber Quartus II Forth MBFTDI амплитудная модуляция плата Марсоход web server Altera двоичный счетчик Волк-Коза-Капуста первый вариант Quartus Prime HC-SR04 dumpvars debug Verilog simulator Full-step радио Verilog примеры усилитель testbench Verilog тестбенч Lattice Timer Плата Марсоход Управление Marble Machine v2 Amber ARM M02mini Марсоходы Начало Клонирования Icarus Verilog USB программатор Python JTAG марсоход2 Altera MAX10 цифровая логика меандр ZX spectrum симуляция Altera Quartus II island- style FPGA state machine

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Cherie 27.01.2021 20:18
    Howdy, i read your blog from time to time and i own a similar one and i was just curious if you get a ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Lamar 27.01.2021 18:32
    Hello there! I just wish to offer you a huge thumbs up for the excellent information you have got ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Roseanne 27.01.2021 17:58
    Excellent site. Lots of useful info here. I am sending it to several buddies ans additionally sharing ...

    Подробнее...

     
  • Симуляция SDRAM контроллера в ModelSim

    Nicole 27.01.2021 15:16
    Hello! I know this is somewhat off topic but I was wondering which blog platform are you using for ...

    Подробнее...

     
  • Программатор MBFTDI для Altera Quartus Prime, работающего в Ubuntu Linux

    tadalafil 20mg cost 27.01.2021 09:13
    tadalafil 20mg cost: tadalafil.cleckleyfloors.com/ (https://tadalafil.cleckleyfloors.com/)

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Проекты Altera Quartus II для платы Марсоход2

Результат поиска: найдено 101 объектов.

Совпадение
Ограничение области поиска
1. Язык описания аппаратуры Verilog HDL
(Категория)
Verilog HDL (Hardware Description Language) - это язык текстового описания аппаратуры. Он используется для проектирования, моделирования, верификации цифровых микросхем (смотри Википедию), плат и систем. ...
Создано 30 ноября -0001
2. Процессор языка Forth в FPGA
(Проекты Quartus Prime для M02mini)
Наверное каждый разработчик FPGA рано или поздно решает создать свой процессор. Понятно, что есть много общеизвестных и распространенных процессоров у которых исходные тексты открыты для изучения и ...
Создано 06 октября 2020
3. Шифровальная машина Энигма М3 в FPGA
(Проекты Quartus Prime для M02mini)
... le ring( input wire [25:0]f_in, output reg [25:0]f_out, input wire [25:0]b_in, output reg [25:0]b_out ); parameter TRANSLATION = "BDFHJLCPRTXVZNYEIWGAKMUSQO"; always @* begin f_out[ ((TRANSLATION>>(2 ...
Создано 27 сентября 2020
4. Симуляция usbhost контроллера
(FPGA & Verilog блог)
... вая временные диаграммы можно действительно понять, как работает контроллер. Вот код тестбенча: `timescale 1ns / 1ns module tb; //usb clock ~12MHz reg clock12 = 1'b0; always #42 clock12 = ~clock12; //s ...
Создано 18 марта 2020
5. Реверс инжиниринг микросхемы RGB светодиода WS2812B
(Проекты Altera Quartus II для платы Марсоход)
... #26 clk = ~clk; //capture "in" signal into shift register reg [1:0]r_in = 0; always @( posedge clk ) r_in gtkwave out.vcd На временных диаграммах сигналов можно посмотреть, как происходит передач ...
Создано 31 декабря 2019
6. Симуляция системы на кристале Amber ARM v2a SoC с помощью Verilator
(ARM System-on-Chip)
... кода в модели SDRAM Micron не нравится верилатору: // System clock generator always begin @ (posedge Clk) begin Sys_clk = CkeZ; CkeZ = Cke; end @ (negedge Clk) begin  ...
Создано 06 декабря 2019
7. Verilator
(FPGA & Verilog блог)
... output reg [7:0]q );   always @(posedge clk or posedge rst)   if(rst)     q cd obj_dir >make -f Vcounter.mk После этого появляется библиотека для статической линковки Vcounter__ALL.a. Эту библиотеку ...
Создано 26 ноября 2019
8. Создание нового FPGA проекта Intel Quartus Prime с нуля
(Intel Quartus Prime)
... платы Маросход3. Текст модуля: module project(   input wire clk,   output wire [7:0]led ); reg [31:0]counter; always @(posedge clk)   counter Assignments Editor. Тут не обойтись без документации ...
Создано 03 ноября 2019
9. Управление Marble Machine v2
(FPGA & Verilog блог)
... reg f2,   output reg f3,   output reg solenoid ); reg [2:0]cnt = 0; always @(posedge clk)   cnt  ...
Создано 10 сентября 2019
10. Проект FPGA для платы Марсоход2bis и платы расширения с 7-ми сегментным индикатором
(Проекты для платы Марсоход2bis)
...  always @ (posedge clk)   cnt  ...
Создано 05 сентября 2019
11. Подборка проектов для платы Марсоход2bis
(Проекты для платы Марсоход2bis)
... на 3 светодиода платы. У счетчика есть сигнал разрешения счета, подключенный к кнопке KEY0. нажимая кнопку мы приостанавливаем счет. reg [31:0]counter; always @(posedge CLK100MHZ)   if( KEY0 )     ...
Создано 26 августа 2019
12. Управление шаговым двигателем 28byj-48 из ПЛИС на Verilog
(FPGA & Verilog блог)
... reg f2,   output reg f3 ); reg [1:0]cnt = 0; always @(posedge clk)   cnt  ...
Создано 01 апреля 2019
13. Управление светодиодной лентой
(Проекты Intel Quartus Prime для платы Марсоход3)
... = 2; localparam NUM_TOTAL = (NUM_LEDS+NUM_RESET_LEDS); //3 tick counter reg [1:0] cnt3 = 2'b0; always @(posedge clk)   if (cnt3 == 2'b10)     cnt3  ...
Создано 25 декабря 2018
14. Цифровой КИХ фильтр на Verilog для цветомузыки
(Разное)
... s from cyclic buffer always @(posedge clk or negedge nreset)   if( ~nreset )     rd_addr  ...
Создано 24 декабря 2018
15. Yosys Open SYnthesis Suite
(Разное)
...  ); always @(posedge clk)   if(rst)     q  ...
Создано 14 октября 2018
16. Как вернуть скрипту результат симуляции Verilog?
(Разное)
... симулировать счетчик с синхронным сбросом: module counter(    input wire nreset,    input wire clk,    output wire [7:0]out ); reg [7:0]cnt; always @( posedge clk )   if( !nreset)     cnt  ...
Создано 11 сентября 2018
17. Астротрекер
(Проекты Altera Quartus II для платы Марсоход)
...  reg [2:0]b0; always @(posedge cnt[8])   b0 =299999) : (cnt>=3406238) ; reg clk_low; always @(posedge clk) begin   if(clk_low)     cnt  ...
Создано 18 августа 2018
18. Передача данных из Raspbbery Pi3 в FPGA платы Марсоход2RPI
(Проекты Intel Quartus Prime для Марсоход2RPI)
В первом проекте для платы M2RPI мы передавали данные в FPGA и обратно используя выводы Raspberry GPIO14 и GPIO15 как линии последовательного порта TxD и RxD. Как быть, если нужно передавать больший ...
Создано 17 апреля 2018
19. Первый проект для платы Марсоход2RPI
(Проекты Intel Quartus Prime для Марсоход2RPI)
... на плате кнопки KEY[0] счетчик будет сбрасываться, а по нажатию кнопки KEY[1] будет останавливаться счет. reg [31:0]counter; always @( posedge w_clk ) begin   if( KEY[0]==1'b0 )     counter Seria ...
Создано 26 ноября 2017
20. Виртуальные светодиоды и 7-ми сегментный индикатор
(Проекты Intel Quartus Prime для платы Марсоход3)
... wire w_clk_hdmi; wire w_locked; mypll mypll_inst(   .inclk0( CLK100MHZ ),   .c0( w_clk_video ), //74MHz   .c1( w_clk_hdmi ), //370MHz   .locked( w_locked ) ); reg [47:0]counter; always @( posedge ...
Создано 06 ноября 2017
  • В начало
  • Назад
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • Вперёд
  • В конец

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
    • Проект Марсоход
    • Проект Марсоход2
      • Amber ARM SoCAmber ARM SoC
    • Проект Марсоход2RPI
    • Проект Марсоход3
    • Проект M02mini
    • Примеры программ
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

D-триггер FIFO MAX10 семи-сегментный индикатор видео игра Теннис Python Немного теории программатор MBFTDI счетчик тестбенч ALTERA SDR радио приемник Цап R2R - нюансы Плата Марсоход3 Android UART сумматор Scratch Serial Port Pi-Zero ПЛИС часы Verilog HDL MBFTDI синус FPGA Verilog условное исполнение ASCII Altera Quartus II Verilog примеры шаговый двигатель mbftdi JTAG Марсоход3 система на кристалле точка останова FTDI Quartus Prime Life Game Программатор Altera Марсоход2bis Спектр сигнала Фоторамка Часть3 Фреймбуффер SignalTap LFSR сигнал carry

Комментарии

  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Cherie 27.01.2021 20:18
    Howdy, i read your blog from time to time and i own a similar one and i was just curious if you get a ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Lamar 27.01.2021 18:32
    Hello there! I just wish to offer you a huge thumbs up for the excellent information you have got ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Roseanne 27.01.2021 17:58
    Excellent site. Lots of useful info here. I am sending it to several buddies ans additionally sharing ...

    Подробнее...

     
  • Симуляция SDRAM контроллера в ModelSim

    Nicole 27.01.2021 15:16
    Hello! I know this is somewhat off topic but I was wondering which blog platform are you using for ...

    Подробнее...

     
  • Программатор MBFTDI для Altera Quartus Prime, работающего в Ubuntu Linux

    tadalafil 20mg cost 27.01.2021 09:13
    tadalafil 20mg cost: tadalafil.cleckleyfloors.com/ (https://tadalafil.cleckleyfloors.com/)

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама