Sidebar

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Тэги

геркон робот 7-segment Microsoft усилитель передача в ПЛИС программатор АЦП ПЛИС COM port Марсоход сделаем сумматор Альтера Verilog HDL небо Linux Фоторамка Часть2 Altera RTLViewer FPGA фреймбуффер JTAG Server Altera схема программатора не реклама Verilog fopen Quartus Prime Raspberry Немного самолетов Scratch USB cable VHDL Quartus ИК пульт шаговый двигатель Verilog тестбенч testbench TCL Script Отладка программ в MIPSfpga MAX10 JTAG проект для ПЛИС SVF Player плата Марсоход island- style FPGA тестбенч Атака иллюминация debug

Комментарии

  • Verilog State Machine Framework

    generic cialis 2020 20.01.2021 20:45
    generic [censored] 2020: tadalafil.cleckleyfloors.com/ (https://tadalafil.cleckleyfloors.com/)

    Подробнее...

     
  • Симуляция проекта с помощью Icarus-Verilog

    Aracely 20.01.2021 17:42
    Thanks for sharing such a pleasant thinking, piece of writing is fastidious, thats why i have read ...

    Подробнее...

     
  • Частотомер

    Jefferson 20.01.2021 06:57
    I was wondering if you ever thought of changing the layout of your website? Its very well written; I ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Riley 20.01.2021 02:20
    Spot on with this write-up, I absolutely believe this amazing site needs much more attention. I'll ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nereida 19.01.2021 20:42
    I do not even know how I ended up here, but I thought this post was great. I do not know who you are ...

    Подробнее...

На форуме

  • Нет сообщений для показа
МАРСОХОД

Open Source Hardware Project

  • Программатор MBFTDI
    • SVF player
    • Драйвер Quartus II
    • Режим USB-to-COM
    • Режим BitBang
  • Плата Марсоход
    • Проекты
  • Плата Марсоход2
    • Описание платы Марсоход2
    • Описание платы Марсоход2bis
    • Проекты
    • Amber ARM SoCAmber ARM SoC
    • Шилд разъемов
    • Шилд Ethernet
    • Шилд 7-ми сегментного индикатора
  • Марсоход2RPI
    • Проекты
  • Плата Марсоход3
    • Проекты
    • MIPSfpga

Результат поиска: найдено 25 объектов.

Совпадение
Ограничение области поиска
1. Подборка проектов для платы Марсоход2bis
(Проекты для платы Марсоход2bis)
В этой статье я расскажу про несколько совсем простых проектов платы Марсоход2bis. С готовыми проектами обычно легче начинать свой собственный, так как в исходном готовом проекте уже сделаны все важные ...
Создано 26 августа 2019
2. Виртуальные светодиоды и 7-ми сегментный индикатор
(Проекты Intel Quartus Prime для платы Марсоход3)
...   //unused inputs   input wire FTDI_BD0,   input wire FTDI_BD1,   input wire FTDI_BD2,   input wire FTDI_BD3,   input wire [7:0]FTD,   input wire [7:0]FTC,   input wire [19:0]IO ); wire w_clk_video; ...
Создано 06 ноября 2017
3. Как работает видеоадаптер проекта USBTerm
(Проект графического терминала USBTerm)
... VESA подробно описаны параметры видеосигналов, а именно параметры строчного и кадрового синхроимпульсов, а так же временные интервалы Active / Addressable Video, где происходит передача пикселов от видеоконтроллера ...
Создано 21 января 2016
4. Передача видео кадров в плату Марсоход3
(Проекты Intel Quartus Prime для платы Марсоход3)
...  > c:\test\ffmpeg -i c:\common\h264\test_video\test_video_640x360.mp4 -c:v bmp -f rawvideo -an - | vplayer.exe В командной строке вывод одной программы (FFMPEG) перенаправляется другой программе (VPLAYER) ...
Создано 18 января 2016
5. Видеоадаптер для проекта USBTerm
(Проекты Intel Quartus Prime для платы Марсоход3)
... реальные модули созданные в Altera Quartus Wizard. Например, вот модуль clocks.v Этот модуль создает сигнал сброса для всей схемы и выдает три тактовые частоты: частоту mem_clk для контроллера ОЗУ, video_clk ...
Создано 07 декабря 2015
6. ZX Spectrum
(Проекты Altera Quartus II для платы Марсоход2)
...  модуль проекта выглядит так (кликнуть по изображению, чтобы увеличить): Для управления новыми выводами потребовалось добавить немного логики. Так, данные на выходе video_wr_data будут браться с выходно ...
Создано 05 декабря 2014
7. Графический дизайн или текст Verilog/VHDL?
(Разное)
...      // outputs:     output reg hsync,     output reg vsync,     );          // video signal parameters, default 1440x900 60Hz     parameter horz_front_porch = 80;     parameter horz_sync = 152;     parameter ...
Создано 30 мая 2013
8. Анонс новой платы
(Разное)
... ( 5-6-5 бит, реализует High-Color Video Mode) + HSync, VSync сигналы. Пользовательские:          кнопки - 2          светодиоды - 4          I/O пины -      10     Питание от разъема USB. ...
Создано 18 июля 2012
9. Видеоигра Питон
(Проекты Altera Quartus II для платы Марсоход)
После создания игры Теннис и Теннис для двоих я долго раздумывал, можно ли сделать на плате Марсоход еще что нибудь эдакое. Проблем здесь на самом деле хватает и самая главная - это ограниченные ресурсы ...
Создано 04 апреля 2011
10. Тестбенч игры Теннис
(Исходный код)
... значения которого мы симулируем нажатие кнопок reg [3:0]key; //это выходы видео wire video,video_r,video_g,video_b; //это счет игры, играем до 15 (4'b1111 в двоичном виде) wire [7:0]goals; //эт ...
Создано 05 марта 2011
11. Видео игра теннис для двоих
(Проекты Altera Quartus II для платы Марсоход)
two_tennis Эта игра для двоих. Желательно для детей, так как у них маленькие пальчики и они смогут нажимать четыре кнопочки платы Марсоход . В общем, ничего особенно нового я тут не изобрел. Игра теннис ...
Создано 27 февраля 2011
12. Улучшенный модуль генерации синхросигналов VGA
(Исходный код)
/////////////////////////////////////////////////////////////// //module which generates video sync impulses /////////////////////////////////////////////////////////////// module hvsync (  ...
Создано 20 февраля 2011
13. Частотомер
(Проекты Altera Quartus II для платы Марсоход)
... 373MHZ video.mov ??? ??? ???????????? ??????????? ??? ?????????? ??????? -4?. ????? ?? ??? ????????? ??? ?????????? 2.5? - ????????? ????????? ???????????.    ...
Создано 21 октября 2010
14. Тестер обжимного коннектора UTP
(Проекты Altera Quartus II для платы Марсоход)
... состояния пары мы используем два параллельно включенных светодиода. Это нужно для того чтобы визуально показать "раздвинутую" пару. Это хорошо видно на видео. tester_video Если для этого тестера сделать ...
Создано 04 июня 2010
15. Исходный текст модуля видео синхронизации HVSYNC на VERILOG
(Исходный код)
/////////////////////////////////////////////////////////////// //module which generates video sync impulses /////////////////////////////////////////////////////////////// module hvsync ( ...
Создано 25 января 2010
16. Текст модуля GAME на VERILOG для игры Теннис
(Исходный код)
... [1:0]line_state,     output reg video,     output reg [7:0]goals     ); reg [7:0]x; reg dx; reg [7:0]y; reg dy; reg [20:0]counter; reg tm; //synchronous process always @(posedge ...
Создано 25 января 2010
17. Видеоигра "Теннис"
(Проекты Altera Quartus II для платы Марсоход)
... и собственно сам сигнал, формирующий изображение. Параметры сигналов определяют видеорежим. Вообще-то видеорежимы стандартизированы в спецификации VESA (Video Electronics Standards Association). Нам нужно ...
Создано 12 января 2010
18. Видеоигра "Теннис"
(Комментарии)
Посмотрите по схеме платы (https://marsohod.org/howtostart/plata) и по проекту Quartus: F0 - VSYNC F1 - HSYNC F2 - VIDEO Названия F0, F1, F2 в проекте и на схеме совпадают. Если монитор будет плохо держать ...
Создано 07 февраля 2011
19. Частотомер
(Комментарии)
... connect with it better. Youve got an awful lot of text for only having 1 or two pictures. Maybe you could space it out better? Feel free to visit my blog post [censored] videos: https://gunnerkquyc.la ...
Создано 20 января 2021
20. Работа над ошибками. Теннис.
(Комментарии)
f0 - vsync f1 - hsync f2 - video В первом проекте описано -https://marsoh od.org/projects /7-videogameten nis ...
Создано 02 сентября 2014
  • В начало
  • Назад
  • 1
  • 2
  • Вперёд
  • В конец

Смотрите

  • Главная
  • FPGA блог
  • Форум
  • С чего начать?
  • Проекты
  • Intel Quartus Prime
  • Verilog
  • Скачать
  • Магазин
  • О нас

Подписка

feed1

Тэги

небо робот Altera Quartus II последовательный порт плата Марсоход M02mini Spectra-Q Blockchain симуляция fpga марсоход2 Передаем Ethernet-пакет Quartus II кросс-компилятор JTAG Visual Studio FPGA more then moore АМ синхронный сброс Altera USB receiver сдвиг фазы PLL VHDL 7-ми сегментный индикатор Марсоход3bis программатор условное исполнение Verilog HDL Verilog ПЛИС Программатор USB condition execution MIPSfpga Icarus триггер Введение в Verilog Еще один инерциоид Quartus Prime ROSH 10 debug поведенческие блоки машина состояний КИХ фильтр на Verilog МИДИ Программатор Испытание Quartus II v12 0 SP1 синхронная логика Марсоход2bis

Комментарии

  • Verilog State Machine Framework

    generic cialis 2020 20.01.2021 20:45
    generic [censored] 2020: tadalafil.cleckleyfloors.com/ (https://tadalafil.cleckleyfloors.com/)

    Подробнее...

     
  • Симуляция проекта с помощью Icarus-Verilog

    Aracely 20.01.2021 17:42
    Thanks for sharing such a pleasant thinking, piece of writing is fastidious, thats why i have read ...

    Подробнее...

     
  • Частотомер

    Jefferson 20.01.2021 06:57
    I was wondering if you ever thought of changing the layout of your website? Its very well written; I ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Riley 20.01.2021 02:20
    Spot on with this write-up, I absolutely believe this amazing site needs much more attention. I'll ...

    Подробнее...

     
  • Пошаговая инструкция для Quartus II: Симуляция проекта

    Nereida 19.01.2021 20:42
    I do not even know how I ended up here, but I thought this post was great. I do not know who you are ...

    Подробнее...

На форуме

  • Нет сообщений для показа

Реклама