МАРСОХОД

Open Source Hardware Project

Добро пожаловать, Гость
Логин: Пароль: Запомнить меня
  • Страница:
  • 1
  • 2

ТЕМА: Запилить PLL в Сyclone II

Запилить PLL в Сyclone II 7 года 4 мес. назад #462

  • KhaeS
  • KhaeS аватар Автор темы
  • Не в сети
  • Осваиваюсь на форуме
  • Осваиваюсь на форуме
  • Сообщений: 33
  • Спасибо получено: 0
Пытаюсь в quartuse поставить pll на Cyclone(в чипе их 2). Пишет, что при таком токе и нагрузке не может запилить в чип больше чем 250 МГц. Как это наладить. (Ниже 250 все норм реально, но нужно больше)

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 7 года 4 мес. назад #463

А выводить клок наружу обязательно? Если поставить "I/O Standartd - 2.5V" - можно 350мгц выводить.

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 7 года 4 мес. назад #464

  • KhaeS
  • KhaeS аватар Автор темы
  • Не в сети
  • Осваиваюсь на форуме
  • Осваиваюсь на форуме
  • Сообщений: 33
  • Спасибо получено: 0
Вообще хотелось бы наружу. По даташиту написано, что на пин можно вывести больше 600 МГц, помоему.
А можно поподробнее, где поставить I/O Standart?

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 7 года 4 мес. назад #465

Максимум 450 у чипов со "Speed Grade - 6". "I/O Standart" устанавливается в "Assignment Editor"
Куда с наружи можно подавать такой клок ? По моему, такие частоты по проводам не ходят.

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 7 года 4 мес. назад #466

  • KhaeS
  • KhaeS аватар Автор темы
  • Не в сети
  • Осваиваюсь на форуме
  • Осваиваюсь на форуме
  • Сообщений: 33
  • Спасибо получено: 0
Ну в данном случае это для эксперимента, а вообще есть микросхемы, которые тактируются такими клоками, например DDS. Или можно было бы отфильтровать первую гармонику и сделать из сигнала несущую для передачи в эфире!

Спасибо за ответ!!

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 7 года 1 мес. назад #529

  • KhaeS
  • KhaeS аватар Автор темы
  • Не в сети
  • Осваиваюсь на форуме
  • Осваиваюсь на форуме
  • Сообщений: 33
  • Спасибо получено: 0
Теперь вопрос такой.
Допустим максимальная входная частота пина 250МГц, т.е. длительность одного импульса - 2нс. Можно ли тогда на него подать сигнал NRZ со скорость 500мбит/с, ведь получается, что длительность импульса такая же и времени нарастания фронта должно хватить.

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 7 года 1 мес. назад #530

KhaeS пишет: Теперь вопрос такой.
Допустим максимальная входная частота пина 250МГц, т.е. длительность одного импульса - 2нс. Можно ли тогда на него подать сигнал NRZ со скорость 500мбит/с, ведь получается, что длительность импульса такая же и времени нарастания фронта должно хватить.

Можно, но в реалии есть два нюанса.1. Где брать клок для восстановления данных?
2.Для таких скоростей с наружи чипа, обычно используют LVDS, а оные есть только в Cyclone3.

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 7 года 1 мес. назад #532

  • KhaeS
  • KhaeS аватар Автор темы
  • Не в сети
  • Осваиваюсь на форуме
  • Осваиваюсь на форуме
  • Сообщений: 33
  • Спасибо получено: 0
Понятно. А можно сигнал разделить на два параллельных. Типа два триггера тактируемых в противофазе, каждый поочередно запоминает по биту. Но где взять такие скоростные триггеры?

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 7 года 1 мес. назад #534

KhaeS пишет: Понятно. А можно сигнал разделить на два параллельных. Типа два триггера тактируемых в противофазе, каждый поочередно запоминает по биту. Но где взять такие скоростные триггеры?

Данные на два разных триггера прийдут с разной фазой. И все равно непонятно -где брать клок.

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

Re: Запилить PLL в Сyclone II 6 года 1 мес. назад #1201

  • KhaeS
  • KhaeS аватар Автор темы
  • Не в сети
  • Осваиваюсь на форуме
  • Осваиваюсь на форуме
  • Сообщений: 33
  • Спасибо получено: 0
А если частоту не нужно выводить наружу, то ее можно делать больше??
И если использовать LVDS интерфейс можно ли увеличить входные и выходные частоты??

Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.

  • Страница:
  • 1
  • 2
Время создания страницы: 0.191 секунд

facebook  GitHub  YouTube  Twitter
Вы здесь: Начало Forum Наш форум Обсуждаем Altera Quartus II Запилить PLL в Сyclone II