-
frantony
-
Автор темы
-
Не в сети
-
Осваиваюсь на форуме
-
-
Сообщений: 36
-
Спасибо получено: 6
-
-
|
При попытке собрать проект для платы Marsohod3bis с использованием SDRAM получаю от Quartus 17.0 и 17.1 сообщение вида: Error (18496): The Output SDRAM_DQ[15] in pin location 27 (pad_68) is too close to PLL clock input pin (CLK100MHZ) in pin location 26 (pad_0)
Похоже, что такую ошибку выдаю все Quartus новее версии 15.1.
Проект, демонстрирующий ошибку:
github.com/open-design/marsohod3bis-sdram-fail
Данная проблема неоднократно выявлялась для младших MAX10:
Аналогичный проект для Marsohod3 собирается нормально.
И даже на сайте marsohod.org уже было обсуждение данной проблемы (см.
marsohod.org/projects/proekty-dlya-platy...3/319-ffmpeg2usbterm
).
Прошу отметить на странице
marsohod.org/howtostart/plata-marsokhod3
, что плата Marsohod3bis имеет указанную проблему, дабы потенциальные покупатели знали о проблеме до покупке платы (или предложить решение данной проблемы, хотя если Quartus считает, что не следует pin27 использовать на выход рядом с входом clock PLL, то, наверное на это есть веские основания).
To Leka:
Нет, добавление строчки set_instance_assignment -name TOGGLE_RATE "0 MHz" -to SDRAM_DQ[15] в qsf файл проблемы не решает.
|
Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.
|
-
ilya0606
-
-
Не в сети
-
Новый участник
-
-
Сообщений: 3
-
Спасибо получено: 0
-
-
|
Есть решение? Резать дорожку придется и подключаться к другому выходу?
|
Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.
|
-
appdeveloper
-
-
Не в сети
-
Новый участник
-
-
Сообщений: 1
-
Спасибо получено: 0
-
-
|
Проект собирается без ошибок версией Quartus II 64 bit 15.0.0 Build 145 04/22/2015 SJ Web Edition Patches Installed: 0.01we
Скорее всего, соберется и в версии 15.1. В последующих версиях проект не собирается.
|
Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.
|
Время создания страницы: 0.121 секунд